Soal Respon Umum Ralis&Ralog Repa
-
Upload
ismu-nagh-x-trone -
Category
Documents
-
view
73 -
download
15
description
Transcript of Soal Respon Umum Ralis&Ralog Repa
-
LABORATORIUM LISTRIK DASAR
JURUSAN ELEKTRO FAKULTAS TEKNIK
UNIVERSITAS HASANUDDIN
SOAL RESPONSI UMUM
PRAKTIKUM RANGKAIAN LISTRIK DAN RANGKAIAN LOGIKA REGULER PAGI
Hukum Dasar Listrik
1. Jelaskan bunyi hukum dibawah ini:
a. Hukum Kirchoff I
b. Hukum Kirchoof II
c. Hukum Ohm
d. Hukum Oersted
e. Hukum Maxwell
f. Hukum Faraday
g. Hukum Coloumb
h. Hukum Lorentz
i. Hukum Lenz
2. Jelaskan apa yang dimaksud dengan:
a. Listrik
b. Arus
c. Tegangan
d. Beda Potensial
e. Daya
f. GGL
g. GGM
h. Resistensi
i. Resitif
j. Kapasitif
k. Induktansi
l. Induktif
m. Admitansi (Y)
n. Impedansi (Z)
-
LABORATORIUM LISTRIK DASAR
JURUSAN ELEKTRO FAKULTAS TEKNIK
UNIVERSITAS HASANUDDIN
3. Jelaskan perbedaan antara:
a. Sumber arus dan sumber tegangan
b. Komponen pasif dan komponen aktif
c. Arus electron dan arus konvensional
d. Perbedaan AC dan DC
4. Jelaskan nilai gelang warna pada resistor dan cara pembacaan nilainya !
Teori Superposisi
1. Tuliskan bunyi dari teorema superposisi
2. Tuliskan syarat-syarat dari teorema superposisi
3. Apa yang terjadi jika :
a. Sumber arus yang diparalelkan
b. Sumber arus yang diserikan
c. Sumber tegangan yang diparalelkan
d. Sumber tegangan yang diserikan
4. Sebutkan aplikasi dari teorema superposisi
5. Hitung arus dan tegangan pada tiap cabang dengan menggunakan teorema
superposisi
-
LABORATORIUM LISTRIK DASAR
JURUSAN ELEKTRO FAKULTAS TEKNIK
UNIVERSITAS HASANUDDIN
Teori Thevenin-Norton
1. Tuliskan bunyi teorema Thevenin-Norton
2. Bagaimana cara mempasifkan sumber tegangan dan sumber arus?
3. Gambarkan rangkaian ekuivalen dari thevenin dan norton
4. Jelaskan cara mengukur VTH, IN, ZTH secara praktek
5. Sebutkan aplikasi dari theoremaThevenin-Norton
6. Hitung VTH, RTH dan IN pada titik AB
Teori Ekivalen Y Delta
1. Tuliskan rumus transformasi Y Delta !
a. Y ke delta
b. Delta ke Y
2. Buktikan rumus berikut:
a. ZY = 1/3 Z Delta
b. IY = 1/3I Delta
3. Buktikan dengan 3 cara:
a. IN = 0
b. VLL = VLN
-
LABORATORIUM LISTRIK DASAR
JURUSAN ELEKTRO FAKULTAS TEKNIK
UNIVERSITAS HASANUDDIN
Rangkaian Logika
1. Jelaskan istilah berikut :
a. Clock
b. Flip-flop
c. Set
d. Clear
e. Dont care
f. No change
g. Nible, bit dan byte
h. MSB dan LSB
i. PTP dan PTN
j. Aktif high danaktif low
k. Toggle
l. HukumAljabar Boolean
m. Karnaugh map
2. Sebutkan dan jelaskan 10 Hukum Boolean serta gambarkan!
3. Buatlah rangkaian dalam IC
a. 7400
b. 7402
c. 7404
d. 7408
e. 7432
f. 7476
4. Sederhanakan menggunakan karnaugh map
a. ABCD + ABCD + ABCD + ABCD
b. ABCD + ABCD + ABCD + ABCD
c. ABCD + ABCD + ABCD + ABCD
d. ABCD + ABCD + ABCD + ABCD
-
LABORATORIUM LISTRIK DASAR
JURUSAN ELEKTRO FAKULTAS TEKNIK
UNIVERSITAS HASANUDDIN
Register dan Pencacah
1. Jelaskan istilah berikut :
a. Register
b. Pencacah
c. Pencacah Sinkron
d. Pencacah Asinkron
2. Jelaskan perbedaan pencacah sinkron dan pencacah asinkron
3. Buat pencacah asinkron 0 11
4. Buat pencacah sinkron 3659