Rangkaian Fet

19
RANGKAIAN FET

description

g

Transcript of Rangkaian Fet

RANGKAIAN FET

RANGKAIAN FET

Self bias / Panjar mandiriTegangan gate sama dengan nol karena gate di ground kan melalui resistor.Arus mengalir melalui resistor source, sehingga menghasilkan tegangan pada RS, dengan ada nya tegangan ini, maka menghasilkan tegangan bias pada gate source.

Dapat digunakan untuk mencari titik Q

Solusi dengan kurva transkonduksi self-biasTitik potong merupakan perpotongan antara kurva transkonduksi dengan plot kurva dari persamaan garis. Titik perpotongan ini disebut titik operasi dari self bias. Titik operasi bisa berubah jika nilai dari resistansi source Rs berubah.

Berikut beberapa langkah untuk mencari titik Q jika mempunyai kurva transkonduktansi:Cari nilai VGS dengan mengalikan IDSS dengan RS untuk memperoleh titik keduaPlot ( IDSS, VGS)Gambarkan garis melalui titik asal dan titik keduaBaca koordinat titik perpotongan

Solusi dengan kurva universal

Kurva universal dapat dibuat dengan mengubah-ubah nilai IDSS, VGS(off), dan RSTranskonduktansi ( gm)

Satuan dari transkonduktansi adalah mho atau siemen (S) yaitu perbandingan antara arus dan tegangan.

Semakin tinggi nilai gm, semakin efektif tegangan gate dalam mengontrol arus drain.

Rangkaian setara untuk model acModel untuk rangkaian ac dapat di buat seperti gambar di bawah dengan menggunakan aproksimasi pertama dengan mengabaikan internal resistansi dari sumber arus, kapasintasi di dalam JFET, dsb.

Jika VGS = 0, maka gm mempunyai nilai maksimum (gm0 ). jiIKA VGS negatif maka nilai gm menurun dengan nilai:

Hubungan transkonduktansi dan tegangan cutoff gate-sourceJFET AMPLIFIER

Berikut adalah gambar commo-source ( CS ) amplifier.Penguatan CS mirip dengan penguatan CE

Swamped JFET Amplifier

Pada transistor bipolar

Source follower

THE JFET ANALOG SWITCH

VGS hanya mempunyai dua nilai: 0V atau nilai tegangan negatif yang besar.Shunt SwitchDalam operasi normal nilai vin kecil dan RD jauh lebih besar dari RDS. Jika VGS =0, JFET bekerja pada daerah ohmic, dan switch dalam keadaan tertutup. Jika VGS mempunyai nilai yang lebih negatif dari VGS(off), maka JFET dalam keadaan cutoff dan switch dalam keadaan Open vout=vin.

Series SwitchJika VGS = 0,switch dalam keadaan tertutup. JFET ekivalen dengan resistansi RDS, sehingga tegangan output sama dengan tegangan input.Jika VGS sama atau lebih negatif dari VGS(off), JFET dalam keadaan Open dan Vout hampir sama dengan nol.Enhancement-mode MOSFET aplication

Passive-Load SwitchingJika low ( vin < Vth ) , MOSFET Off, sehingga vout = v supply.Ika high ( vin > Vth ), MOSFET terkonduksi sehingga vout menjadi jatuh dan berubah menjadi kecil.

Syarat agar rangkaian bekerja :

Rangkaian ini disebut juga Inverter

Other JFET Biasing- Voltage- divider bias

Source bias ( mirip dengan two supply emitter bias )

Agar bekerja dengan baik, VSS harus lebih bsar dari VGS.

Current- source bias

Depletion-mode MOSFET AMPLIFIERPanjar yang digunakan adalah zero-bias karena lebih sederhana dan memadai. Setelah MOSFET tipe deplesi diberi bias sampai titik Q tercapai, maka MOSFET dapat menguatkan sinyal, namun penguatan yang dihasilkan masih kecil.