Preguntas de Arquitectura

4
1. (1 pt) El procesador Intel Core i5 se considera un procesador MIMD de memoria distribuida Verdadero X Falso 2. (1 pt) La memoria DDR-3 realiza tres transmisiones en cada ciclo de reloj Verdadero X Falso 3. (1 pt) Cada vez que desea acceder a una posici´ on de memoria RAM burst mode, se aprovecha ese acceso para, tras obtener el dato, acceder a las tres posiciones de memoria siguientes de forma m´ as apida X Verdadero Falso 4. (1 pt) En una arquitectura VLIW el compilador se encarga de definir qu´ e instrucciones se van a ejecutar simult´ aneamente formando paquetes de instrucciones X Verdadero Falso 5. (1 pt) La arquitectura CISC facilita el dise˜ no de un procesador segmentado Verdadero X Falso 6. (1 pt) El sistema Tianhe–2 se considera un computador MIMD de memoria compartida Verdadero X Falso 7. (1 pt) Un procesador CISC se caracteriza por poseer un conjunto reducido de formatos de instrucciones Verdadero X Falso 8. (1 pt) Para ejecutar simult´ aneamente las instrucciones de un proceso se requieren varias CPUs Verdadero X Falso 9. (1 pt) MMX, SSE y 3DNow! son juegos de instrucciones SISD que se a˜ naden al juego de instrucciones base del procesador Verdadero X Falso 10. (1 pt) En un procesador CISC s´ olo se puede acceder a memoria mediante instrucciones de carga/almacenamiento Verdadero X Falso 11. (1 pt) El sistema MareNostrum se considera un computador MIMD de memoria compartida Verdadero X Falso 1

description

Preguntas para practicar la asignatura

Transcript of Preguntas de Arquitectura

1. (1 pt) El procesador Intel Core i5 se considera un procesador MIMD de memoria distribuida

� Verdadero

X� Falso

2. (1 pt) La memoria DDR-3 realiza tres transmisiones en cada ciclo de reloj

� Verdadero

X� Falso

3. (1 pt) Cada vez que desea acceder a una posicion de memoria RAM burst mode, se aprovecha eseacceso para, tras obtener el dato, acceder a las tres posiciones de memoria siguientes de forma masrapida

X� Verdadero

� Falso

4. (1 pt) En una arquitectura VLIW el compilador se encarga de definir que instrucciones se van aejecutar simultaneamente formando paquetes de instrucciones

X� Verdadero

� Falso

5. (1 pt) La arquitectura CISC facilita el diseno de un procesador segmentado

� Verdadero

X� Falso

6. (1 pt) El sistema Tianhe–2 se considera un computador MIMD de memoria compartida

� Verdadero

X� Falso

7. (1 pt) Un procesador CISC se caracteriza por poseer un conjunto reducido de formatos deinstrucciones

� Verdadero

X� Falso

8. (1 pt) Para ejecutar simultaneamente las instrucciones de un proceso se requieren varias CPUs

� Verdadero

X� Falso

9. (1 pt) MMX, SSE y 3DNow! son juegos de instrucciones SISD que se anaden al juego deinstrucciones base del procesador

� Verdadero

X� Falso

10. (1 pt) En un procesador CISC solo se puede acceder a memoria mediante instrucciones decarga/almacenamiento

� Verdadero

X� Falso

11. (1 pt) El sistema MareNostrum se considera un computador MIMD de memoria compartida

� Verdadero

X� Falso

1

12. (1 pt) La arquitectura RISC facilita el diseno de un procesador segmentado

X� Verdadero

� Falso

13. (1 pt) El procesador Intel Core i7 se considera un procesador MIMD de memoria distribuida

� Verdadero

X� Falso

14. (1 pt) La arquitectura x86–64 es compatible con IA–32

X� Verdadero

� Falso

15. (1 pt) IA–32 es una arquitectura CISC

X� Verdadero

� Falso

16. (1 pt) Todos los registros en un procesador IA-64 son de 64 bits

� Verdadero

X� Falso

17. (1 pt) Los procesadores AMD nunca implementan la arquitectura x86–32

� Verdadero

X� Falso

18. (1 pt) Un procesador Inter Core i7 contiene una unidad de conversion para transformar lasinstrucciones CISC en microinstrucciones tipo RISC

X� Verdadero

� Falso

19. (1 pt) El primer procesador que implemento la arquitectura x86–32 fue el 486 de Intel

� Verdadero

X� Falso

20. (1 pt) La arquitectura x86–64 permite direccionar mas memoria que la arquitectura x86-32

X� Verdadero

� Falso

21. (1 pt) x86–64 es una arquitectua VLIW

� Verdadero

X� Falso

22. (1 pt) En un procesador VLIW el compilador es que planifica las instrucciones que se van a ejecutarde forma paralela en el procesador

X� Verdadero

� Falso

23. (1 pt) Un procesador Itanium contiene registros especiales para almacenar los paquetes deinstrucciones que le proporciona el compilador

X� Verdadero

� Falso

2

24. (1 pt) La arquitectura IA–64 es compatible con IA–32

� Verdadero

X� Falso

25. (1 pt) El primer procesador que implemento la arquitectura x86–32 fue el Pentium 4 de Intel

� Verdadero

X� Falso

26. (1 pt) x86–64 es una arquitectura que utiliza planificacion estatica para implementar la ejecucionmultiple

� Verdadero

X� Falso

27. (1 pt) IA–32 es una arquitectura VLIW

� Verdadero

X� Falso

3

Pregunta Puntos Puntuacion

1 1

2 1

3 1

4 1

5 1

6 1

7 1

8 1

9 1

10 1

11 1

12 1

13 1

14 1

15 1

16 1

17 1

18 1

19 1

20 1

21 1

22 1

23 1

24 1

25 1

26 1

27 1

Total: 27

4