practica-combinacionales
-
Upload
jesus-velasquez -
Category
Documents
-
view
214 -
download
0
Transcript of practica-combinacionales
-
8/9/2019 practica-combinacionales
1/10
P-4-1
ac INSTITUTO POLITCNICO NACIONAL
ESCUELA SUPERIOR DE INGENIERA MECNICA YELCTRICA
INGENIERA EN COMUNICACIONES YELECTRNICA
PRCTICAS DE CIRCUITOS LGICOS
LABORATORIO DE COMPUTACIN IV
PRCTICA 4
NOMBRE DE LA PRACTICA: Sumador y Restador.
OBJETIVO DE LA PRACTICA: El alumno comprobar el funcionamiento del diseo deun sumador, un semisumador, un restador y unsemirestador, utilizando compuertas bsicas.
DURACION:Cuatro horas.MATERIAL NECESARIO:
Fuente de voltaje de 5V.Dos DIP de 8.Doce diodos LED, no importa el color.Dieciocho resistencias de 470W.Dos tablillas para conexiones (protoboard).Los siguientes circuitos integrados o equivalentes:
Dos 74LS08, dos 74LS86, dos 74LS32 y un 74LS04.Alambre para conexiones.
AUTORES:
PROFESOR: M. en C. Salvador. Saucedo Flores. Ext. 54797PROFESOR: Ing. Pablo Fuentes Ramos. Ext. 54797ALUMNO PIFI: Romero Reyes Rogelio.
-
8/9/2019 practica-combinacionales
2/10
P-4-2M. en C. Salvador Saucedo Flores e Ing. Pablo Fuentes Ramos
SEMISUMADOR.. ste contiene un bit para el cosumado, otro para el sumado y se puedetener un bit de acarreo, C.
Tabla funcional
Salida S Acarreo C
Logigrama del semisumador
-
8/9/2019 practica-combinacionales
3/10
P-4-3M. en C. Salvador Saucedo Flores e Ing. Pablo Fuentes Ramos
Y su circuito topolgico es:
Donde S es representado por el diodo LED 1 y el diodo LED 2es C.
SUMADOR COMPLETO: Cuando adems de tener los 2 bits correspondientes al cosumadoy al asunto, se tiene un acarreo inicial C0, con acarreo final C.
Tabla funcional
Salida S Acarreo C
-
8/9/2019 practica-combinacionales
4/10
P-4-4M. en C. Salvador Saucedo Flores e Ing. Pablo Fuentes Ramos
Y su logigrama es:
Donde la compuerta O de tres entradas se obtuvo a partir de dos compuertas O de dosentradas.
Y su circuito topolgico es:
Donde el diodo LED 1 es S y el diodo LED 2es C.
-
8/9/2019 practica-combinacionales
5/10
P-4-5M. en C. Salvador Saucedo Flores e Ing. Pablo Fuentes Ramos
Obtencin de un sumador completo a partir de dos semisumadores:
Y su circuito topolgico es:
Donde el diodo LED 1 es S y el diodo LED 2es C.
SEMIRESTADOR: Es aquel que tiene un bit para el minuendo y otro para el sustraendo. Parael caso que un bit de minuendo sea menor que el bit de sustraendo se tendr un prstamo P.
Tabla funcional
-
8/9/2019 practica-combinacionales
6/10
P-4-6M. en C. Salvador Saucedo Flores e Ing. Pablo Fuentes Ramos
Salida R Prstamo P
Logigrama del semirestador:
Circuito topolgico del semirestador:
Donde el diodo LED 1 es R y el diodo LED 2es P.
-
8/9/2019 practica-combinacionales
7/10
P-4-7M. en C. Salvador Saucedo Flores e Ing. Pablo Fuentes Ramos
RESTADOR COMPLETO: Es aquel que considera un P0 prstamo inicial aunado al bit deminuendo y el bit del sustraendo.
Tabla funcional
Salida R Prstamo P
Logigrama del restador completo:
-
8/9/2019 practica-combinacionales
8/10
P-4-8M. en C. Salvador Saucedo Flores e Ing. Pablo Fuentes Ramos
Circuito topolgico del restador completo:
El diodo LED 1 es R y el diodo LED 2es P.
Donde nuevamente la compuerta O de tres entradas se puede obtener a partir de doscompuertas O de dos entradas.
Obtencin de un restador completo a partir de dos semirestadores.
Circuito topolgico de un restador completohecho a partir de dos semirestadores:
Donde el diodo LED 1 es R y el diodo LED 2es P.
-
8/9/2019 practica-combinacionales
9/10
P-4-9M. en C. Salvador Saucedo Flores e Ing. Pablo Fuentes Ramos
PROCEDIMIENTO EXPERIMENTAL
Armar los siguientes circuitos y comprobar sus seales de salida, sus acarreos y susprestamos; basndose en las tablas funcionales antes vistas.
Circuito topolgico donde se encuentran los tres sumadores:
Los LED 1 y 2representan la seal de salida del semisumador S y C respectivamente, los LED3y 4representan la seal de salida del sumador completo, S y C, y los LED 5y 6representan laseal de salida S y C respectivamente del sumador completo hecho a base de dossemisumadores.
Circuito topolgico que contiene los tres restadores:
Los LED 1 y 2representan la seal de salida del semirestador R y P respectivamente, los LED3y 4representan R y P, la seal de salida del restador completo, los LED 5y 6representan laseal de salida R y P respectivamente del restador completo hecho a base de dossemirestadores.
-
8/9/2019 practica-combinacionales
10/10
P-4-10M. en C. Salvador Saucedo Flores e Ing. Pablo Fuentes Ramos
NOTA: El alumno o el equipo de trabajo deber presentarse al laboratorio con los circuitos anteriores ya armados.
CUESTIONARIO
1. Qu diferencia existe entre un sumador completo y un semisumador?
2. Encontraste alguna diferencia en las seales de salida del sumador completoy del sumadorhecho a base de dos semisumadores? Por qu?
3. En cuntas formas podras simular una compuerta O de tres entradas? Cules son? Qucircuitos integrados ocuparas?
4. Qu entiendes por un semirestador?
5. Cul es el resultado de la suma en sistema numrico binario de las siguientes cantidades:011 + 001 =?
6. Cul es el resultado de la resta en sistema numrico binario de las siguientes cantidades: 010- 001 =?
7. Hacer la tabla de verdad para el siguiente circuito MSI
Polarizar el CI con Vcc en la pata 16 y aterrizar la 8. A, B, C, Dy C0 son entradas; S0, S1,S2, S3 y C4 son salidas