Imprimir Alu Leiva

download Imprimir Alu Leiva

of 11

Transcript of Imprimir Alu Leiva

Asignatura: Arquitectura de computadores

Tema:Circuito del funcionamiento de la Unidad Aritmetica Logica ALU(74LS181)

Fecha de entrega: 03-06-2014

Docente: Miroslava Zapata

Integrante: John Leiva

Tema:Circuito del funcionamiento de la Unidad Aritmetica Logica ALU (74LS181)Objetivo general: Disear un circuito que permita saber como es el funcionamiento de la Unidad Aritmetica Logica ALU(74LS181).Objetivos especificos:

1. Conocer como es el funcionamiento de la unidad aritmetica logica ALU(74LS181).

2. Simular el circuito en el software ISIS Proteus.

ESPE

MAPA CONCEPTUAL

DISEO DEL CIRCUITO

Lista de elementos del software: Software Isis proteus Unidad aritmetica logica (ALU 74ls181) 14 logics states Sumador(74ls283) 2 74ls08(multiplicador) 1 74ls32 (sumador) 4 decores (74ls282) 4 displays anodo comun

Diagrama de bloques con tabla de funcionamiento y calculosEntrada de datos de (A,B)Modo de seleccin de entradas

Los logics states en este caso se utilizan primero para ingresar el dato de A segundo para ingresar el dato de B.

Posteriormente la seleccion de entrada sera para elegir que operacion se va a realizar.

El cn es para que la operacion sea con carry.

El M es el estado de seleccion de operacion logica u operacion aritmerica.

Decoders y displays para mostrar el dato de A y el dato de B

Cuando ya se haya seleccionado la operacin deseada hay que percatarse de los datos que se estan ingresando

Unidad aritmetica logica sumador y compuertas basicas

Primero los datos ya ingresados en la ALU y seleccionado la operacin a realizarse tendra una salida hacia un sumador y despues a un decoder pero como el resultado no solamente se veria en un display se adecuo con compuertas basicas para que entre en otro decoder y se visualice el dato en dos displays

Visualizacion de la respuesta mediante dos displays

Dos decoders y dos displays de anodo comun sirven para que el dato de salida sea visualizado.

Tabla de funcionamiento

ENTRADA DE AENTRADA DE BSELECCIN MCNSALIDA

A0A1A2A3B0B1B2B3S0S1S2S3

0001000010

0001000000

00010010110110

00010010110100

Dificultades del DiseoComo son datos de cuatro bits al momento de saber si la respuesta esta bien solo usando los decoders junto con los displays de anodo comn se visualizaba datos extraos.

Soluciones del DiseoEl problema del dato de salida (respuesta de la operacin) se soluciono utilizando un sumador para que por una lado se dirija hacia el decoder y se muestre si el dato llegase hasta (1001) el numero 9 pero si el dato es mayor se va a utilizar la seal de salida para que calcule el resto de bits.CONCLUSIONES DEL DISEOLa unidad aritmtica lgica es de gran importancia para realizar clculos de forma lgica y de forma aritmtica. As se entiende como una computadora trabaja para realizar clculos con bits de informacin.

RECOMENDACIONES DEL DISEO Primero se debera tener en cuenta los datos de ingreso de A y B para realizar las operaciones.Por eso se debe de implementar dos decoder y dos displays para saber si el dato con el que se va a trabajar esta bien.

BIBLIOGRAFIAhttp://proton.ucting.udg.mx/dpto/maestros/mateos/unidadaritmeticalogica.html

http://140.113.144.123/Creative/6116.pdf

Electrnica: teora de circuitos y dispositivos electrnicosRobert L. Boylestad,LouisNashelsky

ANEXOSDatasheet (74ls181)

Datasheet(74ls283)

ITEMS

NOTAOBSERVACIONES

Tema /1

Objetivo general /1

Objetivos Especficos /1

Diagrama Mental /1.5

Diseo ISIS PROTEUS /2.5

Lista de Materiales /

Diagrama de bloques con diagrama de funcionamiento /2

Dificultades del diseo /1.5

Soluciones /1.5

Diseo alternativo /1.5

Conclusiones de diseo /1.5

Recomendaciones del diseo /1.5

Bibliografa /1.5

Anexos (Datasheet) /1.5

Defensa /3