IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise...

32
LTC5594 1 5594f 詳細:www.linear-tech.co.jp/LTC5594 標準的応用例 特長 概要 広帯域 IF アンプを備えた 直線性の高い 300MHz 9GHz I/Q 復調器 直接変換 I/Qレシーバ 利得、 OIP3、および OIP2温度(T C (最適化されていない状態) n 5G 基地局のフロントホール / バックホール・レシーバ n 軍用受信機および衛星放送受信機 n 2 地点間広帯域無線 n 直線性の高い直接変換方式 I/Q SDR n テスト計測器 n DPDレシーバ n 真のゼロ IF 復調 n 500MHz 9GHz で整合する広帯域入力 n 広い IF 帯域幅: DC 1GHz (平坦度: 1dBn イメージ除去比: 37dB60dB まで調整可能 n 高い合計 OIP3 37dBm 5.8GHzn 5.8GHz での OIP2 58dBm65dBm まで調整可能 n 最大電力変換利得: 9.2dB 5.8GHzn トランス内蔵のシングルエンドRF 入力 n ユーザーが DC オフセットのゼロ調整可能 n シリアル・インタフェース n 8 段階に調整可能なIF アンプの利得 n IF アンプのシャットダウン/ イネーブル n 低消費電力のシャットダウン・モード n 動作温度範囲(T C ): –40°C 105°C n 32 ピン5mm×5mm QFN パッケージ LTC ® 5594 は、周波 数 範 囲 が 300MHz 9GHz の直線性の 高いゼロIF および低 IFレシーバ・アプリケーション向けに最 適化された直接変換方式の直交復調器です。 LTC5594 は、 1GHz を超えるきわめて広いIF 帯域幅を備えているので、特 5Gフロントホール/ バックホール・レシーバ・アプリケーショ ンにおける超広帯域信号の復調に最適です。 LTC5594 のき わめて優れたダイナミックレンジのため、このデバイスは、要求 の厳しいインフラ向け直接変換方式アプリケーションに適し ています。 LTC5594 内部の独自技術により、 OIP2 65dBmで最適化する機能を提供し、 60dB を超える優れたイメージ 除去比を実現します。 DC オフセット制御機能を使用して、 A/D コンバータ入力でのDC オフセットをゼロにすることができ、そ れによって、 DC 結合されたIF 信号経路を使用する真のゼロ IFレシーバのダイナミックレンジを最適化します。広帯域のRF および LO 入力ポートにより、 1 つのデバイスを使用して主要 な全ての無線インフラ周波数帯域を対象にすることができま す。 LTC5594 IF 出力は、最も一般的なA/Dコンバータ入力 インタフェースとインタフェースをとるように設計されています。 デバイスの高いOIP3 および高い変換利得によって、 IF 信号 経路にアンプを追加する必要がなくなります。 全ての登録商標および商標の所有権は、それぞれの所有者に帰属します。 アプリケーション g m g m 90º ADC ADC LNA LTC5594 f LO SPI IFIP IFIM IFQP IFQM RF 5594 TA01a 0 1 2 3 4 5 6 7 8 9 10 90 80 70 60 50 40 30 20 10 0 –10 RF FREQUENCY (GHz) GAIN, OIP3, OIP2 (dB,dBm,dBm) I, –40°C I, 25°C I, 85°C I, 105°C Q, –40°C Q, 25°C Q, 85°C Q, 105°C OIP2 OIP3 GAIN 5594 TA01b

Transcript of IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise...

Page 1: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

15594f

詳細: www.linear-tech.co.jp/LTC5594

標準的応用例

特長 概要

広帯域 IFアンプを備えた 直線性の高い300MHz~9GHz

I/Q復調器

直接変換 I/Qレシーバ

利得、OIP3、およびOIP2と 温度(TC)(最適化されていない状態)

n 5G基地局のフロントホール /バックホール・レシーバn 軍用受信機および衛星放送受信機n 2地点間広帯域無線n 直線性の高い直接変換方式 I/Q SDRn テスト計測器n DPDレシーバ

n 真のゼロ IF復調n 500MHz~9GHzで整合する広帯域入力n 広い IF帯域幅:DC~1GHz(平坦度:1dB)n イメージ除去比:37dB、60dBまで調整可能n 高い合計OIP3:37dBm(5.8GHz)n 5.8GHzでのOIP2:58dBm、65dBmまで調整可能n 最大電力変換利得:9.2dB(5.8GHz)n トランス内蔵のシングルエンドRF入力 n ユーザーがDCオフセットのゼロ調整可能n シリアル・インタフェースn 8段階に調整可能な IFアンプの利得n IFアンプのシャットダウン/イネーブルn 低消費電力のシャットダウン・モードn 動作温度範囲(TC):–40°C~105°Cn 32ピン5mm×5mm QFNパッケージ

LTC®5594は、周波数範囲が300MHz~9GHzの直線性の

高いゼロIFおよび低 IFレシーバ・アプリケーション向けに最適化された直接変換方式の直交復調器です。LTC5594は、1GHzを超えるきわめて広いIF帯域幅を備えているので、特に5Gフロントホール /バックホール・レシーバ・アプリケーションにおける超広帯域信号の復調に最適です。LTC5594のきわめて優れたダイナミックレンジのため、このデバイスは、要求の厳しいインフラ向け直接変換方式アプリケーションに適しています。LTC5594内部の独自技術により、OIP2を65dBmまで最適化する機能を提供し、60dBを超える優れたイメージ除去比を実現します。DCオフセット制御機能を使用して、A/D

コンバータ入力でのDCオフセットをゼロにすることができ、それによって、DC結合されたIF信号経路を使用する真のゼロIFレシーバのダイナミックレンジを最適化します。広帯域のRF

およびLO入力ポートにより、1つのデバイスを使用して主要な全ての無線インフラ周波数帯域を対象にすることができます。LTC5594のIF出力は、最も一般的なA/Dコンバータ入力インタフェースとインタフェースをとるように設計されています。デバイスの高いOIP3および高い変換利得によって、IF信号経路にアンプを追加する必要がなくなります。全ての登録商標および商標の所有権は、それぞれの所有者に帰属します。

アプリケーション

gm

gm

90º

ADC

ADC

LNA

LTC5594

fLO

SPI

IFIP

IFIM

IFQP

IFQM

RF

5594 TA01a

0 1 2 3 4 5 6 7 8 9 10

90

80

70

60

50

40

30

20

10

0

–10

RF FREQUENCY (GHz)

GAIN

, OIP

3, O

IP2

(dB,

dBm

,dBm

)

I, –40°CI, 25°CI, 85°CI, 105°C

Q, –40°CQ, 25°CQ, 85°CQ, 105°C

OIP2

OIP3

GAIN

5594 TA01b

Page 2: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

25594f

詳細: www.linear-tech.co.jp/LTC5594

ピン配置絶対最大定格

VCC電源電圧(Note 23) ....................................... –0.3V~5.5VOVDD、SDOの電圧(Note 20) ............................... –0.3V~3.8V RFのDC電圧 ..........................................................1.5V~2.0VLOP、LOMのDC電圧 ..............................................2.1V~2.8VIFIM、IFIP、IFQP、IFQMのDC電圧 ........................–0.3V~3.5VAIM、AIP、AQM、AQPのDC電圧 ........ VCC – 1.7V~VCC – 1.2VMIM、MIP、MQM、MQPのDC電圧 ..... VCC – 1.7V~VCC – 1.2V他の全てのピンの電圧 .........................................–0.3V~5.5VLOP、LOM、RFの入力電力(Note 19) ........................... +20dBm出力短絡時間(Note 16、19) ........................................ 無期限最大接合部温度(TJMAX) .................................................150°Cケース動作温度 範囲(TC) ....................................................... –40°C~105°C保存温度範囲.................................................... –65°C~150°C

(Note 1)

32 31 30 29 28 27

9 10 11

TOP VIEW

33GND

UH PACKAGE32-LEAD (5mm × 5mm) PLASTIC QFN

12 13 14

6

5

4

3

2

1

19

20

21

22

23

24GND

TEMP

GND

RF

GND

VCM

EN

GND

OVDD

SCK

SDI

SDO

LOM

LOP

VCC

CSB

MIP

MIM

DNC

AIM

AIP

AMPD

IFIM

IFIP

MQP

MQM DN

C

AQM

AQP

DNC

IFQM IFQP

7

8

15 16

18

17

26 25

TJMAX = 150°C, θJC = 7.7°C/W EXPOSED PAD (PIN 33) IS GND, MUST BE SOLDERED TO PCB

発注情報

無鉛仕上げ テープ・アンド・リール 製品マーキング パッケージ 温度範囲LTC5594IUH#PBF LTC5594IUH#TRPBF 5594 32-Lead (5mm×5mm) Plastic QFN –40°C to 105°Cより広い動作温度範囲で規定されるデバイスについては、弊社へお問い合わせください。無鉛仕上げの製品マーキングの詳細については、http://www.linear-tech.co.jp/leadfree/をご覧ください。 テープ・アンド・リールの仕様の詳細については、http://www.linear-tech.co.jp/tapeandreel/をご覧ください。 一部のパッケージは、指定販売チャネルを通じて、#TRMPBFの接尾辞付きで500単位のリールで供給されます。

http://www.linear-tech.co.jp/product/LTC5594#orderinfo

Page 3: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

35594f

詳細: www.linear-tech.co.jp/LTC5594

電気的特性

SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS

fRF(RANGE) RF Input Frequency Range (Note 12) 0.3 to 9.0 GHz

fLO(RANGE) LO Input Frequency Range (Note 12) 0.3 to 9.0 GHz

BWIF IF Output Bandwidth –1dB Corner Frequency (Note 22) 1.0 GHz

RLRF RF Input Return Loss (Note 5) fRF = 300MHz to 500MHz fRF = 500MHz to 9.0GHz

>10 >10

dB dB

RLLO LO Input Return Loss fLO = 300MHz to 9.0GHz >10 dB

PLO(RANGE) LO Input Power Range (Note 12) – 6 to 12 dBm

GP Power Conversion Gain AMPG = 0x06, RLOAD = 100Ω Differential (Note 8)

fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

11.5 12.3 11.0 9.2 7.0 5.2

dB dB dB dB dB dB

NF Noise Figure, Double Side Band (Note 4) fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

15.7 16.0 17.9 21.2 23.5 28.6

dB dB dB dB dB dB

NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER = 1.5dBm (Note 7)

fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

16.7 17.0 18.9 22.2 24.5 29.6

dB dB dB dB dB dB

OIP3 Output 3rd Order Intercept Unadjusted/Adjusted

fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

40/44 37/43 37/42 37/40 33/38 33/35

dBm dBm dBm dBm dBm dBm

OIP2 Output 2nd Order Intercept Unadjusted/Adjusted

fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

75/80 68/75 68/70 58/65 48/55 43/48

dBm dBm dBm dBm dBm dBm

IIP3DEMOD Input 3rd Order Intercept without Amplifier Unadjusted

fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

30 26 27 24 24 27

dBm dBm dBm dBm dBm dBm

OIP3AMP Output 3rd Order Intercept, Amplifier Only (Note 17)

fIF = 10MHz fIF = 100MHz fIF = 200MHz fIF = 300MHz fIF = 500MHz fIF = 1000MHz

42 41 38 37 35 30

dBm dBm dBm dBm dBm dBm

注記がない限り、TC = 25°C、VCC = 5V、OVDD = EN = CSB = 3.3V、SDI = SCK = AMPD = 0V、 VCM = 0.9V、PIF = 1.5dBm(2トーン・テストの場合、–1.5dBm/トーン)、PLO = 6dBm、全てのレジスタはデフォルト値であり、 全てのパラメータは復調器とアンプの複合性能を対象に記載されている。(Note 2、3、6、9、21、24)

Page 4: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

45594f

詳細: www.linear-tech.co.jp/LTC5594

電気的特性 注記がない限り、TC = 25°C、VCC = 5V、OVDD = EN = CSB = 3.3V、SDI = SCK = AMPD = 0V、 VCM = 0.9V、PIF = 1.5dBm(2トーン・テストの場合、–1.5dBm/トーン)、PLO = 6dBm、全てのレジスタはデフォルト値であり、 全てのパラメータは復調器とアンプの複合性能を対象に記載されている。(Note 2、3、6、9、21、24)

SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS

HD2 2nd Order Harmonic Distortion Unadjusted/Adjusted

fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

–65 –64 –60 –56 –50 –46

dBc dBc dBc dBc dBc dBc

HD3 3rd Order Harmonic Distortion Unadjusted/Adjusted

fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

–82 –80 –76 –70 –65 –68

dBc dBc dBc dBc dBc dBc

P1dB Output 1dB Compression Point fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

13.2 13.2 13.2 13.2 13.2 13.2

dBm dBm dBm dBm dBm dBm

DCOFFSET DC Offset, Unadjusted (Note 13) fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

19 17 17 –26 –63 –19

mV mV mV mV mV mV

DCOFF(RANGE) DC Offset Adjustment Range DCOI, DCOQ = 0x00 to 0xFF –75 to 75 mV

DCOFF(STEP) DC Offset Step Size 640 μV

∆G I/Q Gain Mismatch, Unadjusted fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

0.05 0.05 0.06 0.06 0.07 0.44

dB dB dB dB dB dB

∆G(RANGE) I/Q Gain Mismatch Adjustment Range GERR = 0x00 to 0x3F –0.5 to 0.5 dB

∆G(STEP) I/Q Gain Mismatch Adjustment Step Size 0.016 dB

∆φ I/Q Phase Mismatch, Unadjusted fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

0.9 1.1 3.1 1.6 1.1 1.0

Deg Deg Deg Deg Deg Deg

∆φ(RANGE) I/Q Phase Mismatch Adjustment Range PHA = 0x000 to 0x1FF –2.5 to 2.5 Deg

∆φ(STEP) I/Q Phase Mismatch Adjustment Step Size 0.05 Deg

IRR Image Rejection Ratio Unadjusted/Adjusted (Note 10)

fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

43/70 42/65 33/65 37/60 40/60 33/60

dB dB dB dB dB dB

Page 5: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

55594f

詳細: www.linear-tech.co.jp/LTC5594

電気的特性 注記がない限り、TC = 25°C、VCC = 5V、OVDD = EN = CSB = 3.3V、SDI = SCK = AMPD = 0V、 VCM = 0.9V、PIF = 1.5dBm(2トーン・テストの場合、–1.5dBm/トーン)、PLO = 6dBm、全てのレジスタはデフォルト値であり、 全てのパラメータは復調器とアンプの複合性能を対象に記載されている。(Note 2、3、6、9、21、24)

SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS

LRLEAK LO to RF Leakage fLO = 400MHz fLO = 1900MHz fLO = 3500MHz fLO = 5800MHz fLO = 7200MHz fLO = 8500MHz

–67 –65 –56 –52 –50 –55

dBm dBm dBm dBm dBm dBm

RLISO RF to LO Isolation fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

69 57 66 55 57 53

dB dB dB dB dB dB

RIISO RF to IF Isolation (Note 18) fRF = 400MHz fRF = 1900MHz fRF = 3500MHz fRF = 5800MHz fRF = 7200MHz fRF = 8500MHz

70 48 59 48 40 43

dB dB dB dB dB dB

LIISO LO to IF Isolation (Note 18) fLO = 400MHz fLO = 1900MHz fLO = 3500MHz fLO = 5800MHz fLO = 7200MHz fLO = 8500MHz

40 29 38 36 33 35

dB dB dB dB dB dB

電源および他のパラメータVCC Supply Voltage 4.75 5.0 5.25 V

ICC Supply Current 450 470 500 mA

ICC(MIX) Mixer Supply Current Amplifier Disabled, AMPD = 3.3V 230 250 270 mA

ICC(OFF) Shutdown Current EN < 0.3V 20 900 μA

ICC(SLEEP) Sleep Current EDEM = EDC = EADJ = EAMP = 0 4 mA

tON Turn-On Time (Note 14) EN Transition from Logic Low to High 1 µs

tOFF Turn-Off Time (Note 15) EN Transition from Logic High to Low 1 µs

OVDD Digital I/O Supply Voltage 1.2 to 3.3 V

VDH EN Input High Voltage (On) 0.7 • OVDD V

VDL EN Input Low Voltage (Off) 0.3 • OVDD V

IEN EN Pin Input Current EN = 3.3V 41 μA

VTEMP TEMP Diode Bias Voltage ITEMP = 100 μA into TEMP pin 0.774 V

TEMP Diode Temperature Slope ITEMP = 100 μA into TEMP pin –1.52 mV/°CZMIX(OUT) Mixer Output Impedance Differential 100||0.6 Ω||pF

VMIX(OUT) Mixer Output DC Voltage Common Mode 3.6 V

ZAMP(IN) Amplifier Input Impedance Differential 200||0.2 Ω||pF

VAMP(IN) Amplifier DC Input Voltage Common Mode 3.6 V

ZAMP(OUT) Amplifier Output Impedance Differential 4||0.5 kΩ||pF

IAMP(SC) Amplifier DC Output Short Circuit Current IFIP = IFIM = IFQP = IFQM = 0V 100 mA

VCM(RANGE) VCM Pin Voltage Range (Notes 11, 12) 0.5 to 2.0 V

Page 6: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

65594f

詳細: www.linear-tech.co.jp/LTC5594

電気的特性 注記がない限り、TC = 25°C、VCC = 5V、OVDD = EN = CSB = 3.3V、SDI = SCK = AMPD = 0V、 VCM = 0.9V、PIF = 1.5dBm(2トーン・テストの場合、–1.5dBm/トーン)、PLO = 6dBm、全てのレジスタはデフォルト値であり、 全てのパラメータは復調器とアンプの複合性能を対象に記載されている。(Note 2、3、6、9、21、24)

SYMBOL PARAMETER CONDITIONS MIN TYP MAX UNITS

シリアル・インタフェース・ピンVIH High Level Input Voltage CSB, SDI, SCK 0.7 • OVDD V

VIL Low Level Input Voltage CSB, SDI, SCK 0.3 • OVDD V

VIHYS Input Hysteresis Voltage CSB, SDI, SCK 250 mV

IIN(SER) Input Current CSB, SDI, SCK (Note 19) 10 μA

VOH High Level Output Voltage SDO, 10mA Current Sink 0.7 • OVDD V

VOL Low Level Output Voltage SDO, 10mA Current Source 0.3 • OVDD V

シリアル・インタフェースのタイミングtCKH SCK High Time 25 ns

tCKL SCK Low Time 25 ns

tCSS CSB Setup Time 10 ns

tCSH CSB High Time 10 ns

tDS SDI to SCK Setup Time 6 ns

tDH SDI to SCK Hold Time 6 ns

tDO SCK to SDO Time To VIH/VIL/Hi-Z with 30pF Load 16 nsNote 1:絶対最大定格に記載された値を超えるストレスはデバイスに永続的損傷を与える可能性がある。また、長期にわたって絶対最大定格条件に曝すと、デバイスの信頼性と寿命に悪影響を与えるおそれがある。全てのピンの電圧は、VCC +0.3Vを超えないようにする必要があり、–0.3V未満にならないようにする必要がある。そうしないと、ESDダイオードに損傷が発生する可能性がある。Note 2:テストは図1のテスト回路で行われる。Note 3:LTC5594は–40°C~105°Cのケース温度の動作範囲で動作することが保証されている。Note 4:DSBノイズフィギュアは、小信号雑音源を使い、RF入力にはフィルタを使わず、他のRF信号を与えずに、15MHzのベースバンド周波数で測定される。Note 5:300MHz~500MHzの場合、RF入力で6.8pFのシャント・コンデンサを使用する。500MHz~9GHzの場合、0.2pFを使用する。Note 6:差動アンプ出力(IFIP、IFIM、および IFQP、IFQM)は、180°コンバイナを使用して結合される。Note 7:ブロッキング状態のノイズフィギュア(NFBLOCKING)は、fLO+1MHzのRF入力信号を使い、60MHzの出力周波数で測定される。RFとLOの両方の入力信号は、ベースバンド出力とともに、適切なフィルタを通す。Note 8:電力変換利得は、RF入力からI出力またはQ出力までの範囲で定義される。電力変換利得は、I出力とQ出力に100Ωの差動負荷インピーダンスを使って測定される。IFコンバイナおよびスペクトラム・アナライザの終端に起因する全ての損失は除かれている。Note 9:入力PRFは、アンプ出力でPIF = –1.5dBm/トーンになるように調整される。RFトーン間隔は、ハイサイドLOの fLO = fRF+30MHzの場合、4MHzに設定される。Note 10:イメージ除去比は、fIF = 12MHzで測定され、測定された利得誤差および位相誤差から計算される。

Note 11:VCMピンは、フロート状態のままにすると、公称0.9Vに自己バイアスされる。Note 12:これは推奨動作範囲であり、示されている範囲外での動作は可能だが、パラメータによっては性能が低下する可能性がある。Note 13:IFIPとIFIMの間、および IFQPとIFQMの間で差動で測定したDCオフセット。示されている値は特性評価データの分布の絶対値の平均である。Note 14:IFの振幅は最終値の10%以内である。Note 15:IFの振幅はそのオン状態より少なくとも30dB低い。Note 16:IF出力はグランドに短絡される。Note 17:IFトーン間隔は1MHzで設定される。Note 18:ワーストケースの分離性能は、シングルエンドの各 IFポートで測定される。Note 19:設計特性によって保証されているが、製造時にはテストされない。Note 20:OVDDピンの電圧は、VCC+0.3Vを超えてはならない。超えた場合、ESDダイオードに損傷が発生する可能性がある。Note 21:レジスタ定義およびデフォルト値については、付録を参照。Note 22:ミキサ出力は、アンプ入力に直接接続される。帯域幅は、1つのアンプ出力(IまたはQ)で測定される。Note 23:VCCは、損傷を防ぐために、5V/msよりも遅い速度で上昇する必要がある。Note 24:PIFは、アンプの差動出力で測定される。

Page 7: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

75594f

詳細: www.linear-tech.co.jp/LTC5594

VCC = 5V、EN = 3.3V、TC = 25°C、PLO = 6dBm、HSLO、RFトーン間隔 = 4MHz、fIF = 30MHz、 PIF = –1.5dBm/トーン、レジスタはデフォルト値。注記がない限り、DCブロック、50Ωの終端、および測定からディエンベディングされた アンプ出力でのMACOM H9 180°コンバイナ。1GHzの段間フィルタを備える図1に示すテスト回路。

標準的性能特性

TEMPのダイオードの電圧と 温度(TC)

さまざまな固定LO周波数での 利得とIF周波数

さまざまな固定 IF周波数での OIP3とRF周波数

電源電流と電源電圧

ノイズフィギュアおよび 変換利得とLO電力

利得とAMPGレジスタ値

ノイズフィギュアおよび 変換利得と温度(TC)

さまざまな固定LO周波数での 利得とIF周波数

さまざまな固定 IF周波数での OIP3とRF周波数

4.75 5 5.25

520

510

500

490

480

470

460

450

440

430

420

SUPPLY VOLTAGE (V)

SUPP

LY C

URRE

NT (m

A)

TC = –40°CTC = 25°CTC = 85°CTC = 105°C

5594 G01

–40 –20 0 20 40 60 80 100 120

0.9

0.8

0.7

0.6

0.5

TEMPERATURE (°C)

TEM

P DI

ODE

VOLT

AGE

(V)

5594 G02

1.0ITEMP = 100µA

0 1 2 3 4 5 6 7 8 9 10

40

35

30

25

20

15

10

5

0

–5

–10

RF FREQUENCY (GHz)

GAIN

, NF

(dB)

–40°C25°C85°C105°C

NF

GAIN

5594 G03

0 1 2 3 4 5 6 7 8 9 10

45

40

35

30

25

20

15

10

5

0

–5

–10

RF FREQUENCY (GHz)

GAIN

, NF

(dB)

–6dBm0dBm6dBm12dBm

NF

GAIN

5594 G04

0 0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 2

15

10

5

0

–5

–10

–15

–20

–25

–30

–35

IF FREQUENCY (GHz)

GAIN

(dB)

I, 1900MHzI, 3500MHzI, 5800MHzI, 7200MHzI, 8500MHz

Q, 1900MHzQ, 3500MHzQ, 5800MHzQ, 7200MHzQ, 8500MHz

HSLO

5594 G05

0 0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 2

15

10

5

0

–5

–10

–15

–20

–25

–30

–35

IF FREQUENCY (GHz)

GAIN

(dB)

I, 1000MHzI, 1900MHzI, 3500MHzI, 5800MHzI, 7200MHzI, 8500MHz

Q, 1000MHzQ, 1900MHzQ, 3500MHzQ, 5800MHzQ, 7200MHzQ, 8500MHz

LSLO

5594 G06

0 0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 2

20

15

10

5

0

–5

–10

–15

–20

–25

IF FREQUENCY (GHz)

GAIN

(dB)

0123

4567 fRF = 5800MHz

5594 G07

WITH 1GHz INTERSTAGE FILTER

0 1 2 3 4 5 6 7 8 9 10

50

45

40

35

30

25

20

15

10

5

0

–5

–10

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, 30MHzI, 100MHzI, 200MHzI, 300MHzI, 500MHzI, 700MHzI, 1GHz

Q, 30MHzQ, 100MHzQ, 200MHzQ, 300MHzQ, 500MHzQ, 700MHzQ, 1GHz

HSLO

5594 G08

0 1 2 3 4 5 6 7 8 9 10

50

45

40

35

30

25

20

15

10

5

0

–5

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, 30MHzI, 100MHzI, 200MHzI, 300MHzI, 500MHzI, 700MHzI, 1GHz

Q, 30MHzQ, 100MHzQ, 200MHzQ, 300MHzQ, 500MHzQ, 700MHzQ, 1GHz

LSLO

5594 G09

Page 8: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

85594f

詳細: www.linear-tech.co.jp/LTC5594

標準的性能特性 VCC = 5V、EN = 3.3V、TC = 25°C、PLO = 6dBm、HSLO、RFトーン間隔 = 4MHz、fIF = 30MHz、 PIF = –1.5dBm/トーン、レジスタはデフォルト値。注記がない限り、DCブロック、50Ωの終端、および測定からディエンベディングされた アンプ出力でのMACOM H9 180°コンバイナ。1GHzの段間フィルタを備える図1に示すテスト回路。

最適化されたOIP3と温度(TC)

OIP3と電源電圧(VCC)

OIP3とIP3CCレジスタ値

OIP3とIFトーン電力

OIP3と温度(TC)

OIP3と温度(TC)およびレジスタ値

OIP3と温度(TC)およびレジスタ値

OIP3とLO電力

OIP3とIP3ICレジスタ値

0 1 2 3 4 5 6 7 8 9 10

50

45

40

35

30

25

20

15

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, –40°CI, 25°CI, 85°CI, 105°C

Q, –40°CQ, 25°CQ, 85°CQ, 105°C

5594 G10

0 1 2 3 4 5 6 7 8 9 10

50

45

40

35

30

25

20

15

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, 4.75VI, 5VI, 5.25V

Q, 4.75VQ, 5VQ, 5.25V

5594 G11

0 1 2 3 4 5 6 7 8 9 10

50

45

40

35

30

25

20

15

10

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, –6dBmI, 0dBmI, 6dBmI, 12dBm

Q, –6dBmQ, 0dBmQ, 6dBmQ, 12dBm

5594 G12

0 1 2 3 4 5 6 7 8 9 10

50

45

40

35

30

25

20

15

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, –4.5dBmI, –1.5dBmI, 1.5dBm

Q, –4.5dBmQ, –1.5dBmQ, 1.5dBm

5594 G13

0 1 2 3 4 5 6 7 8 9 10

60

50

40

30

20

10

0

–10

–20

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, –40°CI, 25°CI, 85°CI, 105°C

Q, –40°CQ, 25°CQ, 85°CQ, 105°C

OPTIMIZED AT 25°C

5594 G14

0 32 64 96 128 160 192 224 256

40

35

30

25

20

15

10

5

REGISTER VALUE (INTEGER)

OIP3

(dBm

)

IM3IY, –40°CIM3IY, 25°CIM3IY, 85°CIM3IY, 105°C

IM3IX, –40°CIM3IX, 25°CIM3IX, 85°CIM3IX, 105°C

I-CHANNELfRF = 5800MHz

5594 G15

0 32 64 96 128 160 192 224 256

40

35

30

25

20

15

10

5

REGISTER VALUE (INTEGER)

OIP3

(dBm

)

IM3QY, –40°CIM3QY, 25°CIM3QY, 85°CIM3QY, 105°C

IM3QX, –40°CIM3QX, 25°CIM3QX, 85°CIM3QX, 105°C

Q-CHANNELfRF = 5800MHz

5594 G16

0 1 2 3 4 5 6 7 8 9 10

50

45

40

35

30

25

20

15

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, 0I, 1I, 2I, 3

Q, 0Q, 1Q, 2Q, 3

5594 G17

0 1 2 3 4 5 6 7 8 9 10

50

45

40

35

30

25

20

15

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, 0I, 1I, 2I, 3I, 4I, 5I, 6I, 7

Q, 0Q, 1Q, 2Q, 3Q, 4Q, 5Q, 6Q, 7

5594 G18

Page 9: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

95594f

詳細: www.linear-tech.co.jp/LTC5594

標準的性能特性 VCC = 5V、EN = 3.3V、TC = 25°C、PLO = 6dBm、HSLO、RFトーン間隔 = 4MHz、fIF = 30MHz、 PIF = –1.5dBm/トーン、レジスタはデフォルト値。注記がない限り、DCブロック、50Ωの終端、および測定からディエンベディングされた アンプ出力でのMACOM H9 180°コンバイナ。1GHzの段間フィルタを備える図1に示すテスト回路。

0 1 2 3 4 5 6 7 8 9 10

45

40

35

30

25

20

15

10

RF FREQUENCY (GHz)

OIP3

(dBm

)

I, 0I, 1I, 2I, 3I, 4I, 5I, 6I, 7

Q, 0Q, 1Q, 2Q, 3Q, 4Q, 5Q, 6Q, 7

5594 G19

0 1 2 3 4 5 6 7 8 9 10

90

80

70

60

50

40

30

20

10

0

RF FREQUENCY (GHz)

OIP2

(dBm

)

I, –40°CI, 25°CI, 85°CI, 105°C

Q, –40°CQ, 25°CQ, 85°CQ, 105°C

5594 G20

0 1 2 3 4 5 6 7 8 9 10

90

80

70

60

50

40

30

20

10

0

–10

RF FREQUENCY (GHz)

OIP2

(dBm

)

I, –6dBmI, 0dBmI, 6dBmI, 12dBm

Q, –6dBmQ, 0dBmQ, 6dBmQ, 12dBm

5594 G21

0 32 64 96 128 160 192 224 256

100

90

80

70

60

50

40

30

20

10

0

REGISTER VALUE (INTEGER)

OIP2

(dBm

)

IM2IX, –40°CIM2IX, 25°CIM2IX, 85°CIM2IX, 105°C

I-CHANNELfRF = 5800MHz

5594 G23

0 32 64 96 128 160 192 224 256

100

90

80

70

60

50

40

30

20

10

0

REGISTER VALUE (INTEGER)

OIP2

(dBm

)

IM2QX, –40°CIM2QX, 25°CIM2QX, 85°CIM2QX, 105°C

Q-CHANNELfRF = 5800MHz

5594 G24

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

RF FREQUENCY (GHz)

HD2

(dBc

)

I, –40°CI, 25°CI, 85°CI, 105°C

Q, –40°CQ, 25°CQ, 85°CQ, 105°C

5594 G25

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

RF FREQUENCY (GHz)

HD2

(dBc

)

I, –6dBmI, 0dBmI, 6dBmI, 12dBm

Q, –6dBmQ, 0dBmQ, 6dBmQ, 12dBm

5594 G26

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

RF FREQUENCY (GHz)

HD2

(dBc

)

I, –40°CI, 25°CI, 85°CI, 105°C

Q, –40°CQ, 25°CQ, 85°CQ, 105°C

OPTIMIZED AT 25°C

5594 G27

0 1 2 3 4 5 6 7 8 9 10

100

90

80

70

60

50

40

30

20

10

0

RF FREQUENCY (GHz)

OIP2

(dBm

)

I, –40°CI, 25°CI, 85°CI, 105°C

Q, –40°CQ, 25°CQ, 85°CQ, 105°C

OPTIMIZED AT 25°C

5594 G22

OIP3とLVCMレジスタ値

最適化されたOIP2と温度(TC)

HD2と温度(TC)

OIP2と温度(TC)

OIP2と温度(TC)およびレジスタ値

HD2とLO電力

OIP2とLO電力

OIP2と温度(TC)およびレジスタ値

最適化されたHD2と温度(TC)

Page 10: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

105594f

詳細: www.linear-tech.co.jp/LTC5594

標準的性能特性 VCC = 5V、EN = 3.3V、TC = 25°C、PLO = 6dBm、HSLO、RFトーン間隔 = 4MHz、fIF = 30MHz、 PIF = –1.5dBm/トーン、レジスタはデフォルト値。注記がない限り、DCブロック、50Ωの終端、および測定からディエンベディングされた アンプ出力でのMACOM H9 180°コンバイナ。1GHzの段間フィルタを備える図1に示すテスト回路。

0 32 64 96 128 160 192 224 256

20

10

0

–10

–20

–30

–40

–50

–60

–70

–80

REGISTER VALUE (INTEGER)

HD2

(dBc

)

HD2IY, –40°CHD2IY, 25°CHD2IY, 85°CHD2IY, 105°C

HD2IX, –40°CHD2IX, 25°CHD2IX, 85°CHD2IX, 105°C

I-CHANNELfRF = 5800MHz

5594 G28

0 32 64 96 128 160 192 224 256

20

10

0

–10

–20

–30

–40

–50

–60

–70

–80

REGISTER VALUE (INTEGER)

HD2

(dBc

)

HD2QY, –40°CHD2QY, 25°CHD2QY, 85°CHD2QY, 105°C

HD2QX, –40°CHD2QX, 25°CHD2QX, 85°CHD2QX, 105°C

Q-CHANNELfRF = 5800MHz

5594 G29

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

RF FREQUENCY (GHz)

HD3

(dBc

)

I, –40°CI, 25°CI, 85°CI, 105°C

Q, –40°CQ, 25°CQ, 85°CQ, 105°C

5594 G30

0 1 2 3 4 5 6 7 8 9 10

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

–110

RF FREQUENCY (GHz)

HD3

(dBc

)

I, –40°CI, 25°CI, 85°CI, 105°C

Q, –40°CQ, 25°CQ, 85°CQ, 105°C

C

OPTIMIZED AT 25°C

5594 G31

0 32 64 96 128 160 192 224 256

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

REGISTER VALUE (INTEGER)

HD3

(dBc

)

HD3IY, –40°CHD3IY, 25°CHD3IY, 85°CHD3IY, 105°C

HD3IX, –40°CHD3IX, 25°CHD3IX, 85°CHD3IX, 105°C

I-CHANNELfRF = 5800MHz

5594 G32

0 32 64 96 128 160 192 224 256

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

REGISTER VALUE (INTEGER)

HD3

(dBc

)

HD3QY, –40°CHD3QY, 25°CHD3QY, 85°CHD3QY, 105°C

HD3QX, –40°CHD3QX, 25°CHD3QX, 85°CHD3QX, 105°C

Q-CHANNELfRF = 5800MHz

5594 G33

0 1 2 3 4 5 6 7 8 9 10

15

14

13

12

11

10

9

8

7

6

5

RF FREQUENCY (GHz)

P1dB

(dBm

)

IQ

5594 G34

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

LO FREQUENCY (GHz)

–IM

AGE

REJE

CTIO

N (d

B)

–40°C25°C85°C105°C

5594 G35

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

LO FREQUENCY (GHz)

–IM

AGE

REJE

CTIO

N (d

B)

–6dBm0dBm6dBm12dBm

5594 G36

HD2と温度(TC)およびレジスタ値

最適化されたHD3と温度(TC)

出力を基準にしたP1dB

HD2と温度(TC)およびレジスタ値

HD3と温度(TC)およびレジスタ値

イメージ除去比と温度(TC)

HD3と温度(TC)

HD3と温度(TC)およびレジスタ値

イメージ除去比とLO電力

Page 11: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

115594f

詳細: www.linear-tech.co.jp/LTC5594

標準的性能特性 VCC = 5V、EN = 3.3V、TC = 25°C、PLO = 6dBm、HSLO、RFトーン間隔 = 4MHz、fIF = 30MHz、 PIF = –1.5dBm/トーン、レジスタはデフォルト値。注記がない限り、DCブロック、50Ωの終端、および測定からディエンベディングされた アンプ出力でのMACOM H9 180°コンバイナ。1GHzの段間フィルタを備える図1に示すテスト回路。

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

RF FREQUENCY (GHz)

–IM

AGE

REJE

CTIO

N (d

B)

–40°C25°C85°C105°C

OPTIMIZED AT 25°C

5594 G37

–1 –0.8 –0.6 –0.4 –0.2 0 0.2 0.4 0.6 0.8 1

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

BASEBAND FREQUENCY (GHz)

–IM

AGE

REJE

CTIO

N (d

B)

DEFAULTOPTIMIZED

TC = 55°C

FIXED fLO = 5800MHz

OPTIMIZED AT fRF = 5900MHz

5594 G38

0 8 16 24 32 40 48 56 64

1.0

0.8

0.6

0.4

0.2

0

–0.2

–0.4

–0.6

–0.8

–1.0

REGISTER VALUE (INTEGER)

GAIN

ERR

OR (d

B)

–40°C25°C85°C105°C

fRF = 5800MHz

5594 G39

0 64 128 192 256 320 384 448 512

3

2

1

0

–1

–2

–3

–4

–5

–6

–7

REGISTER VALUE (INTEGER)

PHAS

E ER

ROR

(DEG

REES

)

–40°C25°C85°C105°C

fRF = 5800MHz

5594 G40

0 1 2 3 4 5 6 7 8 9 10

100

80

60

40

20

0

–20

–40

–60

–80

–100

LO FREQUENCY (GHz)

DC O

FFSE

T (m

V)

–40°C25°C85°C105°C

5594 G41

0 1 2 3 4 5 6 7 8 9 10

100

80

60

40

20

0

–20

–40

–60

–80

–100

LO FREQUENCY (GHz)

DC O

FFSE

T (m

V)

–6dBm0dBm6dBm12dBm

5594 G42

0 1 2 3 4 5 6 7 8 9 10

100

80

60

40

20

0

–20

–40

–60

–80

–100

LO FREQUENCY (GHz)

DC O

FFSE

T (m

V)

–40°C25°C85°C105°C

OPTIMIZED AT 25°C

5594 G43

0 32 64 96 128 160 192 224 256

100

80

60

40

20

0

–20

–40

–60

–80

–100

DC OFFSET DAC (INTEGER)

DC O

FFSE

T (m

V)

–40°C25°C85°C105°C

fLO = 5830MHz

5594 G45

–30 –25 –20 –15 –10 –5 0

40

35

30

25

20

15

10

RF INPUT POWER (dBm)

NF (d

B)

–6dBm0dBm6dBm12dBm

TC = 25°CfLO = 2140MHzfRF, BLOCK = 2139MHzfIF, NOISE = 60MHz

5594 G45

最適化されたイメージ除去比と 温度(TC)

位相誤差と温度(TC)および PHAレジスタ値

最適化されたDCオフセットと温度(TC)

最適化されたイメージ除去比とベースバンド周波数

DCオフセットと温度(TC)

DCオフセットと温度(TC)および レジスタ値

利得誤差と温度(TC)および GERRレジスタ値

DCオフセットとLO電力

ブロッキング状態の ノイズフィギュアとLO電力

Page 12: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

125594f

詳細: www.linear-tech.co.jp/LTC5594

標準的性能特性 VCC = 5V、EN = 3.3V、TC = 25°C、PLO = 6dBm、HSLO、RFトーン間隔 = 4MHz、fIF = 30MHz、 PIF = –1.5dBm/トーン、レジスタはデフォルト値。注記がない限り、DCブロック、50Ωの終端、および測定からディエンベディングされた アンプ出力でのMACOM H9 180°コンバイナ。1GHzの段間フィルタを備える図1に示すテスト回路。

0 1 2 3 4 5 6 7 8 9 10

90

80

70

60

50

40

30

20

10

0

–10

–20

RF FREQUENCY (GHz)

GAIN

, IIP

3, II

P2 (d

B,dB

m,d

Bm)

IQ

5594 G46

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

RF FREQUENCY (GHz)

–ISO

LATI

ON (d

B)

5594 G47

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

–80

–90

–100

LO FREQUENCY (GHz)

LEAK

AGE

(dBm

)

5594 G48

30 32 34 36 38 40 42

100

80

60

40

20

0

OIP3 (dBm)

PERC

ENTA

GE (%

)

I, –40°CI, 25°CI, 85°CI, 105°CQ,–40°CQ, 25°CQ, 85°CQ, 105°C

C

fRF = 2GHz

5594 G51

0 10 20 30 40 50 60 70 80 90 100

100

80

60

40

20

0

OIP2 (dBm)

PERC

ENTA

GE (%

)

I, –40°CI, 25°CI, 85°CI, 105°CQ, –40°CQ, 25°CQ, 85°CQ, 105°C

fRF = 2GHz

5594 G52

9.5 10 10.5 11 11.5 12 12.5 13 13.5

100

80

60

40

20

0

GAIN (dB)

PERC

ENTA

GE (%

)

I, –40°CI, 25°CI, 85°CI, 105°CQ, –40°CQ, 25°CQ, 85°CQ, 105°C

fRF = 2GHz

5594 G53

10 11 12 13 14 15 16 17 18 19

100

80

60

40

20

0

NF (dB)

PERC

ENTA

GE (%

)

I, –40°CI, 25°CI, 85°CI, 105°CQ, –40°CQ, 25°CQ, 85°CQ, 105°C

fRF = 2GHz

5594 G54

ミキサのみの場合の利得、IIP3、 および IIP2

RFとIFの分離

OIP2の分布と温度(TC)

RFとLOの分離

LOとIFの分離

変換利得の分布と温度(TC)

LOとRFの間の漏れ電流

OIP3の分布と温度(TC)

ノイズフィギュアの分布と温度(TC)

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

–70

–80

RF FREQUENCY (GHz)

–ISO

LATI

ON (d

B)

IFQPIFQMIFIMIFIP

TC = 25°CBAND = 1CF1 = 0LF1 = 0CF2 = 0

RF to IF Isolation

5594 G49

0 1 2 3 4 5 6 7 8 9 10

0

–10

–20

–30

–40

–50

–60

LO FREQUENCY (GHz)

–ISO

LATI

ON (d

B)

IFQPIFQMIFIMIFIP

TC = 25°CBAND = 1CF1 = 0LF1 = 0CF2 = 0

5594 G50

Page 13: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

135594f

詳細: www.linear-tech.co.jp/LTC5594

標準的性能特性 VCC = 5V、EN = 3.3V、TC = 25°C、PLO = 6dBm、HSLO、RFトーン間隔 = 4MHz、fIF = 30MHz、 PIF = –1.5dBm/トーン、レジスタはデフォルト値。注記がない限り、DCブロック、50Ωの終端、および測定からディエンベディングされた アンプ出力でのMACOM H9 180°コンバイナ。1GHzの段間フィルタを備える図1に示すテスト回路。

利得誤差の分布と温度(TC) 位相誤差の分布と温度(TC) イメージ除去比の分布と温度(TC)

–0.20 –0.15 –0.10 –0.05 0 0.05 0.10

100

80

60

40

20

0

GAIN ERROR (dB)

PERC

ENTA

GE (%

)

–40°C25°C85°C105°C

fRF = 2GHz

5594 G55

–0.5 0 0.5 1 1.5 2

100

80

60

40

20

0

PHASE ERROR (DEGREE)

PERC

ENTA

GE (%

)

–40°C25°C85°C105°C

fRF = 2GHz

5594 G56

–50 –48 –46 –44 –42 –40 –38 –36 –34

100

80

60

40

20

0

-IMAGE REJECTION (dB)

PERC

ENTA

GE (%

)

–40°C25°C85°C105°C

fRF = 2GHz

5594 G57

Page 14: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

145594f

詳細: www.linear-tech.co.jp/LTC5594

ピン機能TEMP(ピン2):温度モニタ・ダイオード。このピンとグランドの間にダイオードを接続して、ダイ温度を測定できます。100μA

の順方向バイアス電流をこのピンに入力することができ、順方向電圧降下をダイ温度の関数として測定できます。

RF(ピン4):50ΩのRF入力。このピンは、カップリング・コンデンサ(1000pFを推奨)を使用してDCを遮断する必要があります。

VCM(ピン6):IFアンプの同相出力電圧調整。ソース抵抗を、1k以下にする必要があります。このピンを未接続のままにすると、内部で0.9Vに自己バイアスします。

EN(ピン7):イネーブル・ピン。このピンをロジック“H”にすると、デバイスがイネーブルされます。このピンがどこにも接続されていないと(開放回路状態)、内部の200kプルダウン抵抗により、デバイスは確実にディスエーブル状態に留まります。

MQP、MQM、MIM、MIP(ピン9、10、31、32):ミキサの差動出力ピン。アンプ入力ピンに接続した場合、各ピンのDCバイアス点はVCC – 1.4Vになります。通常は、MQM(P)ピンまたはMIM(P)ピンとAQM(P)ピンまたはAIM(P)ピンの間でローパス・フィルタを使用して、高周波数の混合積を抑制します。詳細については「アプリケーション情報」のセクションを参照してください。

DNC(ピン11、14、30):接続しないでください。これらのピンには、何も接続しないでください。

AQM、AQP、AIP、AIM(ピン12、13、28、29):アンプの差動入力ピン。ミキサ出力ピンに接続した場合、各ピンのDCバイアス点はVCC – 1.4Vになります。通常は、AQM(P)ピンまたはAIM(P)ピンとMQM(P)ピンまたはMIM(P)ピンの間でローパス・フィルタを使用して、高周波数の混合積を抑制します。詳細については「アプリケーション情報」のセクションを参照してください。

IFQM、IFQP、IFIP、IFIM(ピン15、16、25、26):IFアンプの出力ピン。出力アンプによって使用される電流は、各ピンとグランドの間に接続された25Ω~200Ωの抵抗およびVCM制御電圧によって設定されます。

CSB(ピン17):チップ選択バー。CSBが“L”の場合、シリアル・インタフェースがイネーブルされます。このピンは1.2V~3.3V

のロジック・レベルで駆動できます。

VCC(ピン18):正電源ピン。このピンは並列接続した1000pF

と4.7μFのコンデンサを使ってグランドにバイパスします。

LOP、LOM(ピン19、20):LO入力。外部整合は必要ありません。50Ωのシングルエンドまたは100Ωの差動で駆動できます。LOピンは、カップリング・コンデンサ(1000pFを推奨)を使用してDCブロックする必要があります。シングルエンドで駆動した場合、未使用のピンは、DCブロッキング・コンデンサと直列に接続した50Ωの抵抗を使用して終端する必要があります。

SDO(ピン21):シリアル・データ出力。この出力は、1.2V~3.3V

のロジック・レベルに対応できます。読み出しモードの間、データはMSBを先頭にして読み出されます。

SDI(ピン22):シリアル・データ入力。データは、SCKの立ち上がりエッジで、MSBを先頭にしてモード制御レジスタにクロックインされます。SDIは1.2V~3.3Vのロジック・レベルで駆動できます。

SCK+(ピン23):シリアル・クロック入力。SDIは1.2V~3.3V

のロジック・レベルで駆動できます。

OVDD(ピン24):正のデジタル・インタフェース電源ピン。このピンは、デジタル・インタフェースのロジック・レベルを設定します。1.2V~3.3Vを使用できます。このピンは、1μFのコンデンサを使ってグランドにバイパスする必要があります。ESDダイオードへの損傷を防ぐため、VCC電源を供給してからOVDD

電源を供給する必要があります。

AMPD(ピン27):IFアンプのディスエーブル・ピン。このピンをロジック“H”にすると、IFアンプがディスエーブルされます。IF

アンプの状態は、AMPDとEAMPレジスタの論理積です。このピンがどこにも接続されていない(開放回路状態)場合、内部の200kプルダウン抵抗により、IFアンプはデフォルトでイネーブル状態になります。

GND(ピン1、3、5、8、露出パッド・ピン33):グランド・ピン。これらのピンは、回路基板のRFグランド・プレーンに半田付けする必要があります。裏面の露出パッドのグランド接続は、多数のスルーホール・ビアを使って、プリント回路基板のグランド・プレーンに低インダクタンスで接続し、熱的に十分接触させます。レイアウト情報を参照。

Page 15: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

155594f

詳細: www.linear-tech.co.jp/LTC5594

ブロック図

4

225

26

20

19

32 31 29 28

6

9 10 12 13

15

1623

22

21

17

24 33

18

7

3

5

8

1

27

90º

RF

SPI

IFIP

IFIM

TEMP

LO MATCHADJUST

MIP MIM AIP

VCM

FINE GAIN/DC OFFSET/DISTORTION ADJUST

MQP

AIM

MQM AQM AQP

IFQM

IFQP

LOP

LOM

SCK

SDI

SDO

CSB

OVDD

ADJUSTREGISTERS

EXPOSEDPAD

GND

GND

BIAS

VCC

ENFINE GAIN/DC OFFSET/DISTORTION ADJUST

GND

GND

8 STEPS

8 STEPS

AMPD

AMPD

5594 BD01

+

+

Page 16: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

165594f

詳細: www.linear-tech.co.jp/LTC5594

タイミング図SPIポートのタイミング(読み出しモード)

SPIポートのタイミング(書き込みモード)

SCK

SDI

SDO

tCSS

CSB

SDO

R/W

D7

HIGH-ZHIGH-Z

HIGH-ZD7 D6 D5 D4 D3 D2 D1 D0 D7 D6 D5 D4 D3 D2 D1 D0

HIGH-Z

A6 A5 A4 A3 A2 A1 A0 D7 D6 D5 D4 D3 D2 D1 D0 D7

A6 A5 A4 A3 A2 A1 A0

(SDO_MODE=1)

(SDO_MODE=0)

tCKLtDO AUTO-INCREMENT AUTO-INCREMENT

tDS tDH

tCKH

tCSH

XX XX XX XX XX XX XX XX XX XX XX XX XX XX XX XX

5594TD01

SCK

SDI

SDO

tCSS

CSB

SDO

R/W

HIGH-ZHIGH-Z

HIGH-Z HIGH-Z

A6 A5 A4 A3 A2 A1 A0 D7 D6 D5 D4 D3 D2 D1 D0 D7

A6 A5 A4 A3 A2 A1 A0

(SDO_MODE=1)

(SDO_MODE=0)

tCKLtDO AUTO-INCREMENT AUTO-INCREMENT

tDS tDH

tCKH

tCSH

D7 D6 D5 D4 D3 D2 D1 D0 D7 D6 D5 D4 D3 D2 D1 D0

5594 TD02

Page 17: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

175594f

詳細: www.linear-tech.co.jp/LTC5594

テスト回路

REF DES VALUE SIZE VENDOR REF DES VALUE SIZE VENDOR

C1, C6, C8, C42 1000pF 0402 Murata L1 TO L4 8.2nH 0805 Coilcraft

C2 0.2pF 0402 Murata R1, R3, R4, R11, R12 49.9Ω 0402

C5, C7 0.3pF 0402 Murata R5, R13 0Ω 0402

C9, C11, C13, C15 1.0pF 0201 Murata R20 40.2kΩ 0402

C10, C12, C14, C16 3.0pF 0201 Murata

C40 1μF 0603 Murata

C43 4.7μF 0805 Murata

図1. テスト回路図

C2

C1

L2

C9 C11

L1

L4

C13 C15

L3

R4

R3R5

C40

C42 C43

C7

R1

C8

C5

C6

R20

R12

R11

R13

C14 C16

C10 C12

EN

LTC5594IUH

TEMP

GND

RF

GND

VCM

GND

GND

GND

MQP

MIP

MIM

DNC

DNC

AIM AIP

AMPD IFIM IFIP

U1

OVDD

SCK

SDI

SDO

LOM

LOP

VCC

CSB

MQM

DNC

DNC

DNC

AQM

AQP

DNC

IFQM

IFQP

6

5

4

3

2

1

7

8

33

RFINPUT

32 31 30 29 28 27 26 25 OVDD

IFIMOUTPUT

IFIPOUTPUT

23

24

22

21

20

19

18

17

9 10 11 12 13 14 15 16

LOINPUT

CSB

SDO

SDI

SCK

EN

TEMP

VCM

0.015"

0.015"

0.062"

RFGND

DCGND

NELCO N4000-13

VCC4.75V TO 5.25V

VCC

TEMP

IFQPOUTPUT

IFQMOUTPUT

AMPD

5594 F01

Page 18: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

185594f

詳細: www.linear-tech.co.jp/LTC5594

テスト回路

図2. 評価用ボードの部品面

図3. 評価用ボードの底面

5594 F02

5594 F03

Page 19: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

195594f

詳細: www.linear-tech.co.jp/LTC5594

アプリケーション情報LTC5594は高ダイナミックレンジのレシーバ・アプリケーション向けに設計されたIQ復調器です。RFバラン、I/Qミキサ、直交LOアンプ、IFアンプ、ならびにDCオフセット、イメージ除去比、および非直線性の補正回路で構成されています。

動作LTC5594のブロック図に示すように、RF入力信号は、内蔵のバラン・トランスによって差動信号に変換されてから、IチャネルとQチャネルのミキサに進みます。

LO入力は、プログラム可能な回路網を使用してインピーダンス整合され、その後、内部高精度位相シフタによって、その位相が正確に90°シフトされます。この位相シフタは、300MHz~9GHzの範囲のLO入力範囲全体にわたって正確な直交関係を維持します。さらに、位相シフタは、ミキサ間の位相の不整合、およびフィルタ部品の不整合によってIF経路に発生する位相の不整合を補償するために、約0.05°の分解能でのIチャネルとQチャネルのLOの間の位相差の微調整を可能にします。

差動ミキサIF出力信号は、内蔵 IFアンプに入力される前に、fRF+fLO信号およびその他の高周波数の混合積を除去するために、デバイスの外部でフィルタリングされます。IFアンプは、調整可能な利得および同相出力電圧を備えており、A/Dコンバータと直接インタフェースをとることができます。LTC5594の両方のIF出力チャネル間の利得バランスは、約0.016dBの分解能で微調整することができ、それによって、デバイスの内部で発生するか、または外部アンプおよびフィルタによって発生するIF信号経路における利得の不整合を補償します。両方のIFチャネルにおけるDCオフセットは、A/Dコンバータの入力で累積されるDCオフセットを最小限に抑えるように調整できます。

IF利得レジスタ、利得誤差および位相誤差調整レジスタ、DC

オフセット調整レジスタ、ならびに非直線性調整レジスタは、4線式のシリアル・インタフェースを介してデジタル制御されます。レジスタ・マップについては、付録で詳述されています。

RF入力ポート図4に、内蔵のバラン・トランスに接続された復調器のRF入力の簡略回路図を示します。RF入力ピンには外部のDC電圧を印加しないでください。このピンに流れ込むDC電流はデバイスに損傷を与える可能性があります。直列のDCブロッキング・コンデンサを使ってRF入力ピンをRF信号源に結合します。図5に示すように、RF入力ポートは、C2に0.2pFのコンデンサを使用した場合、500MHz~9GHzの周波数範囲にわたって10dBよりも大きいリターン・ロスとよく整合しています。C3

の0.1pFのコンデンサを、50Ωの入力伝送線路上にあるC1から3mm離して配置すると、高周波でのリターン・ロスが向上することがあります。また、C2を6.8pFに変更することによって、RFピンを300MHz~500MHzの周波数範囲で外部から整合させることもできます。C2が0.2pFである場合のRF入力のインピーダンスおよび入力反射係数を表1に示します。入力の伝送線路の長さの影響は測定値から除かれています。

図4. RF入力と外部整合部品の簡略回路図

C2

C11000pF

C3

LTC5594

RF

Z0 = 50Ω

INPUT(MATCHED)

GND

VCC

L = 3mm

TL1

RF

5594 F04

Page 20: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

205594f

詳細: www.linear-tech.co.jp/LTC5594

アプリケーション情報

図5. C2 = 0.2pFおよび6.8pFでのRF入力のリターン・ロス

表1. RF入力インピーダンス

周波数(MHz) 入力インピーダンス(Ω)S11

振幅 位相(°)300 30.0+j57.1 0.594 122.5

1000 66.8 – j5.3 0.151 –17.6

1500 49.4 – j10.4 0.092 –94.0

2000 46.8+j4.0 0.048 133.7

2500 48.9+j12.8 0.113 96.0

3000 56.5+j10.6 0.111 56.5

3500 62.7 – j5.8 0.124 –24.0

4000 61.5 – j23.6 0.233 –62.6

4500 55.4 – j30.6 0.278 –78.5

5000 47.0 – j26.3 0.236 –97.9

5500 38.6 – j16.1 0.191 –133.2

6000 33.7 – j7.5 0.206 –162.0

7000 32.3 – j12.0 0.240 –155.2

8000 33.9+j0.1 0.192 179.7

9000 48.0+j44.0 0.404 93.6

図6. LO入力とシングルエンド駆動回路の簡略回路図

LO入力ポート復調器のLO入力インタフェースを図6に示します。入力はプログラム可能な入力整合および高精度直交位相シフタによって構成されており、I/Qミキサを駆動するLOバッファ・アンプ向けに位相を0°および90°シフトさせたLO信号を生成します。LOPとLOMの入力にはDCブロッキング・コンデンサが必要です。シングルエンドのLO入力を使用する場合、未使用のLO入力(図6のLOP)を50Ωで終端する必要があります。

プログラム可能な入力整合調整は、表2に示すレジスタ・マップに詳述されているように、BAND、CF1、LF1、およびCF2の各レジスタによって制御されます。表2におけるレジスタ設定のリターン・ロスを図7に示します。

表2. シングルエンドLO整合のためのレジスタ設定LO周波数(MHz) 帯域 CF1 LF1 CF2

300 to 339 0 31 3 31

339 to 398 0 21 3 24

398 to 419 0 14 3 23

419 to 556 0 17 2 31

556 to 625 0 10 2 23

625 to 801 0 15 1 31

801 to 831 0 14 1 27

831 to 1046 0 8 1 21

1046 to 1242 1 31 3 31

1242 to 1411 1 21 3 28

1411 to 1696 1 17 2 26

1696 to 2070 1 15 1 31

Default 1 8 3 3

2070 to 2470 1 8 1 21

2470 to 2980 1 2 1 10

2980 to 3500 1 1 0 19

3500 to 9000 1 0 0 0

0 1 2 3 4 5 6 7 8 9 10

5

0

–5

–10

–15

–20

–25

–30

–35

RF FREQUENCY (GHz)

RETU

RN L

OSS

(dB)

C2 = 0.2pFC2 = 6.8pF

TC = 25°C

5594 F05

C5

C61000pF

C7C8

R1

Cx

LTC5594

LOMLOINPUT

(MATCHED)

GND

VCC

LOP

LO 0º

90º

Z0 = 50ΩL = Lt

TL1

MATCHADJUST

5594 F06

Page 21: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

215594f

詳細: www.linear-tech.co.jp/LTC5594

アプリケーション情報LOの入力周波数が6GHzから9GHzまでの場合に、さまざまな長さの入力TL1伝送線路に対する高帯域LOの入力リターン・ロスを図8に示します。50Ωの入力伝送線路上にあるCx

に0.2pFのコンデンサを使用することにより、リターン・ロスを10dBより大きくすることができます。Cxにコンデンサがない場合で、BAND、CF1、LF1、およびCF2レジスタを1、0、0、0に設定した場合、高帯域LOの入力リターン・ロスを表3に示します。

段間フィルタ

大きいfRF+fLOおよびミキサ出力からのその他の混合積を抑制するために、段間IFフィルタをMIP(MIM)ピンとAIP(AIM)ピンの間、およびMQP(MQM)ピンとAQP(AQM)ピンの間で使用する必要があります。このフィルタを使用しなかった場合、目的の信号に関して、アンプの直線性が悪化する可能性があります。図9に、推奨されるローパス・フィルタを示します。表4に、さまざまな帯域幅のローパス応答に使用される標準値を示します。

表4.段間ローパス・フィルタの部品値1dB BW(MHz) L1、L2(nH) C9、C11(pF) C10、C12(pF)

20 330 39 120

50 150 15 47

100 68 10 22

300 33 4.7 6.8

500 22 3.0 3.0

1000 8.2 1.0 3.0

C10とC12を、アンプ入力にできるだけ近づけて配置することは重要です。アンプ入力に長いラインを接続すると、不安定になる可能性があります。図10に示すように、50Ωの同相終端抵抗を使用して、長いラインまたはより高次のフィルタリング(あるいはその両方)での良好な安定性を保証することができます。2xLO、fRF+fLO、およびその他の混合積の効率的なフィルタリングを実現するために、C9とC11をミキサ出力にできるだけ近づけて配置する必要があります。

フィルタ内のコンデンサの値を調整することによって、IF応答の周波数スロープを追加または削除することができます。RF

入力には、2GHzより高い周波数では約–1dB/GHzの周波数スロープがあります。ハイサイドLO(HSLO)を使用した場

表3.高帯域LOの入力インピーダンス

周波数(MHz) 入力インピーダンス(Ω)S11

振幅 位相(°)5000 87.2+j37.9 0.436 46.4

5500 121.5+j32.1 0.503 27.8

6000 132.1+j5.4 0.453 4.8

6500 95.2 – j17.7 0.347 –23.8

7000 73.5 – j39.5 0.406 –58.2

7500 69.0 – j47.5 0.467 –66.0

8000 77.8 – j51.9 0.531 –59.9

8500 77.8 – j38.8 0.361 –75.4

9000 58.8 – j38.8 0.402 –122.6

図7. シングルエンドLO入力のリターン・ロスとBAND、CF1、LF1、およびCF2

図8. 高帯域LOの入力リターン・ロスと 入力伝送線路の長さLt

0 1 2 3 4 5 6 7 8 9 10

5

0

–5

–10

–15

–20

–25

–30

–35

LO FREQUENCY (GHz)

RETU

RN L

OSS

(dB)

Lt = 3mmLt = 5mmLt = 8mmLt = 12.5mm

TC = 25°C

5594 F08

0 1 2 3 4 5 6 7 8

5

0

–5

–10

–15

–20

–25

–30

–35

LO FREQUENCY (GHz)

RETU

RN L

OSS

(dB)

0, 31, 3, 310, 17, 2, 310, 14, 1, 271, 21, 3, 28

1, 15, 1, 311, 2, 1, 101, 1, 0, 191, 0, 0, 0

TC = 25°C

EN = 0V

5594 F07

Page 22: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

225594f

詳細: www.linear-tech.co.jp/LTC5594

アプリケーション情報

合、得られるIFスロープは1dB/GHzになります。ローサイドLO

(LSLO)を使用した場合、得られるIFスロープは–1dB/GHz

になります。HSLOまたはLSLOの場合、全体的に平坦なIF

応答を得るために、フィルタ帯域幅にわたって約1dBのピーキングまたはロールオフを実現できるように、IFフィルタ部品の値を調整できます。

IチャネルとQチャネルの出力

IチャネルとQチャネルの出力信号間の位相関係は固定されています。LO入力周波数がRF入力周波数より高い(または低い)とき、Qチャネルの出力(IFQP、IFQM)はIチャネルの出力(IFIP、IFIM)より90°だけ位相が進みます(または遅れます)。

図11に、IFアンプ出力の簡略回路図を示します。電流モード出力には、同相電圧レベルを設定するために、終端抵抗が必要です。最適な動作電流は、1つの出力につき18mAです。同相電圧が0.9Vの場合は、各出力を50Ωで終端することを推奨します(R5、R6)。同相終端抵抗を追加することにより、より高い同相電圧での動作が可能になります。例えば、1.8Vで動作させるには、25Ω(R5 = 66.5ΩおよびR6 = 0ΩまたはR5 =

R6 = 43.2Ω)の同相抵抗を追加して、18mAの出力電流を維持します。あるいは、各出力とグランドの間に100Ωの終端抵抗を使用することにより、1.8Vの同相電圧と6dB超の変換利得を確保します。より低い同相電圧で動作させるには、変換利得を犠牲にして各出力により低い終端抵抗を使用するか、あるいは終端抵抗の接続部に負電源を使用します。図12に、さまざまな同相電圧でのアンプ単独のOIP3を示します。

図9. 段間フィルタを接続したミキサ出力および IFアンプ入力の簡略回路図

図10. 同相終端抵抗を接続した段間 IFフィルタ

L2 L1

C11 C9

C12 C10

50Ω

MIP

MIM

AIM

AIP5594 F10

1pF

2k

42mA 42mA

1.5nH

1.5nH

0.2pF

0.2pF

L2

100Ω

0.6pF

50Ω

100Ω

50Ω50Ω

0.6pF

50Ω

L1

C11 C9

C12 C10

LTC5594

AC CURRENTSOURCE

PACKAGEPARASITICS

1.5nH

1.5nH

0.2pF

0.2pF

PACKAGEPARASITICS

VCC

GND

MIP

MIM

AIM

AIP

5594 F09

1pF

VCC

Page 23: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

235594f

詳細: www.linear-tech.co.jp/LTC5594

アプリケーション情報

アンプの利得は、AMPGレジスタを使用して、8dBから15dB

まで約1dB刻みの8段階に調整できます。AMPG = 0x7に設定すると、利得は約15dBに設定され、AMPG = 0x0に設定すると、利得は約8dBに設定されます。

図11.アンチエイリアス・フィルタを接続した IFアンプ出力の簡略回路図

図12.アンプ単独のOIP3と出力同相電圧(VCM)

0 0.1 0.2 0.3 0.4 0.5 0.6 0.7 0.8 0.9 1

45

40

35

30

25

20

15

IF FREQUENCY (GHz)

OIP3

(dBm

)

0.5V0.7V0.9V1.2V1.5V1.8V2V

IF TONESPACING = 1MHzPIF = –1.5dB/TONETC = 55°C

5586 F12

A/Dコンバータとインタフェースをとる場合の標準的なアンチエイリアス・フィルタを図11に示します。R3||R7およびR4||R8

という並列の組み合わせによって、A/Dコンバータの差動インピーダンスが設定されます。このフィルタの入力および出力は、高周波数用の同相終端抵抗を内蔵しています。これらは、入力でのC17、C18、および24.9Ω、ならびに出力でのC23、C24、および24.9Ωで形成されています。アンプ出力での同相終端は安定性確保の役割を果たし、A/Dコンバータ入力での同相終端は、A/Dコンバータ内でのサンプリング・コンデンサからの高周波キックバックに対する終端の役割を果たします。表5に、アンチエイリアス・フィルタの標準値の一部と1dBのカットオフ周波数を示します。IF帯域の平坦性とリップルを最適化するために、パッケージの寄生要素を含めて、シミュレータでIF段間フィルタとアンチエイリアス・フィルタの両方を一緒に設計できます。RFスロープおよびHSLOまたはLSLOに起因する追加スロープは、この方法を使用して補償できます。アンチエイリアス・フィルタのレイアウトは、アンプの出力およびA/Dコンバータの入力ができるだけ近くなるように行う必要があります。これは、長いラインで追加寄生要素が発生するのを防ぐためです。

LTC5594

1.5nH

1.5nH

2k

0.2pF

0.2pF

L5

2k

L6

L7

L8

C17

C18

R224.9Ω

R368.1Ω

R468.1Ω

R50Ω

C21

C20C23

C24

R924.9Ω

R7200Ω

R8200Ω

R60Ω

AC CURRENTSOURCE

PACKAGEPARASITICS

IFIP

IFIM

VCM

GND

5TH ORDERANTI-ALIAS

FILTER

5594 F11

0.9V

0.9V

ZOUT = 100Ω

+–

VCC

Page 24: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

245594f

詳細: www.linear-tech.co.jp/LTC5594

アプリケーション情報

表5.アンチエイリアス・ローパス・フィルタの部品値1dB BW (MHz)

L5~L8 (nH)

C17、C18(pF)

C20、C21(pF)

C23、C24(pF)

20 560 56 180 82

50 240 22 68 33

100 120 12 39 22

300 33 3.9 8.2 6.8

500 22 1.8 6.8 3.3

1000 8 1.0 3.3 1.8

表6および表7に、全てのポートで50Ωの終端抵抗を使用した場合のアンプ単独での差動Sパラメータと同相Sパラメータを示します。加えて、入力ポートと出力ポートには、50Ωと直列に2pFの値を持つ同相終端抵抗が使用されています。

同相帰還アンプは、同相出力電圧をVCMピンの電圧の約20mV以内に維持します。VCMピンのインタフェースを図13に示します。VCMピンは、出力インピーダンスが1kΩ未満の電圧源で駆動する必要があります。VCMピンをバイアスしない場合、出力同相電圧は、40kΩと8kΩの抵抗で形成される内部分圧器によって与えられる公称0.9Vに維持されます。VCM

ピンをA/Dコンバータの同相リファレンス・ピンに接続することにより、IFアンプの出力同相電圧をA/Dコンバータの同相電圧に追随させることができます。

表6.IFアンプのSパラメータ(差動モード)IF

(MHz)S11 S21 S12 S22

振幅 位相 振幅 位相 振幅 位相 振幅 位相0.001 0.204 –179.9 2.129 180.0 1.8e-4 164.8 0.014 178.5

100 0.203 176.0 2.154 171.9 5.4e-4 118.0 0.026 –120.9

200 0.205 172.2 2.170 163.7 1.0e-4 102.8 0.050 –112.0

300 0.207 168.5 2.197 155.6 1.7e-4 92.8 0.079 –113.5

400 0.210 164.8 2.239 147.3 2.8e-4 93.7 0.111 –118.3

500 0.215 160.9 2.292 138.8 3.2e-4 95.4 0.147 –125.0

600 0.221 157.0 2.363 130.1 4.0e-4 92.0 0.186 –132.1

700 0.227 153.0 2.445 121.2 5.0e-4 92.1 0.230 –140.0

800 0.235 149.0 2.535 112.0 5.5e-4 86.2 0.279 –148.1

900 0.242 144.6 2.642 102.0 6.9e-4 93.2 0.334 –157.0

1000 0.251 140.6 2.770 92.3 7.9e-4 92.7 0.396 –166.2

1500 0.303 117.6 3.420 32.3 0.003 92.6 0.738 134.4

2000 0.365 90.2 3.318 –45.5 0.005 33.2 0.828 70.0

2500 0.385 56.1 2.232 –105.2 0.005 –3.1 0.666 13.1

3000 0.365 16.6 2.620 –160.2 0.005 –34.2 0.488 –38.4

3500 0.319 –28.2 1.021 157.4 0.005 –61.9 0.418 –94.7

4000 0.307 –83.4 0.742 113.3 0.005 –79.5 0.409 –150.6

表7.IFアンプのSパラメータ(同相モード)IF

(MHz)S11 S21 S12 S22

振幅 位相 振幅 位相 振幅 位相 振幅 位相0.001 0.184 –138.7 9.2e-4 –112.8 0.037 –65.3 0.985 179.8

100 0.186 172.5 0.085 –118.9 0.013 –68.6 0.152 126.7

200 0.188 166.6 0.173 –134.7 0.007 –91.8 0.125 116.7

300 0.191 160.2 0.237 –150.0 0.004 –113.1 0.097 97.3

400 0.196 154.4 0.291 –163.8 0.002 –145.4 0.067 75.2

500 0.202 148.4 0.340 –176.8 0.002 170.2 0.037 43.6

600 0.210 142.8 0.387 170.9 0.002 137.0 0.023 –38.0

700 0.219 137.2 0.436 159.1 0.003 118.1 0.051 –97.8

800 0.230 132.0 0.488 147.1 0.003 107.8 0.094 –121.5

900 0.243 126.5 0.550 134.9 0.004 106.6 0.148 –137.0

1000 0.252 120.9 0.612 122.2 0.006 104.8 0.211 –151.3

1500 0.325 96.7 0.981 43.4 0.020 80.4 0.749 136.1

2000 0.438 72.1 0.776 –46.1 0.036 18.6 1.005 55.9

2500 0.549 40.1 0.496 –97.1 0.041 –21.9 0.873 2.9

3000 0.601 6.9 0.397 –143.2 0.042 –52.2 0.764 –37.3

3500 0.618 –27.5 0.281 –175.7 0.044 –80.3 0.668 –72.7

4000 0.595 –60.3 0.254 147.3 0.046 –101.2 0.620 –107.0

図13.VCM入力ピンの簡略回路図

250Ω

40k

8k

6.5pF

20k

LTC5594

GND

VCM

5594 F13

VCC

+

Page 25: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

255594f

詳細: www.linear-tech.co.jp/LTC5594

アプリケーション情報アプリケーション情報温度ダイオードTEMPピンの回路図を図14に示します。温度ダイオードを使用して、ダイ温度を直接測定できます。100μAの電流源を生成してダイオードを読み出すため、40kΩの抵抗をVCCに接続することを推奨します。温度スロープは、約–1.52mV/°Cです。

図14.TEMPピンの回路図

図15.EN(またはAMPD)ピンのインタフェースの 簡略回路図

イネーブル・インタフェースENピンの簡略回路図を図15に示します。LTC5594をオンするのに必要なイネーブル電圧は0.7 • OVDDです。デバイスをディスエーブルまたはオフするには、この電圧を0.3 • OVDDより低くします。ENピンが接続されていないと、デバイスはディスエーブルされます。このピンがフロート状態のままの場合、内部の200kΩプルダウン抵抗により、デバイスはシャットダウン・モードに維持されます。レジスタ0x16に0x00を書き込むことにより、LTC5594はシリアル・インタフェースを介して低電流のスリープ・モードにすることができます。これにより、復調器、アンプ、DCオフセット、および非直線性調整回路がディスエーブルされます。これらはEDEM、EAMP、EDC、およびEADJビッ

表8.IFアンプの状態とロジック・レベルEAMP レジスタ

AMPDピン0 1

0 OFF: OFF:

1. ON OFF:

100Ω

R2040.2k

LTC5594

GND

VTEMPTEMP

5594 F14

VCC VCC

2k

200k

LTC5594

GND

EN

5594 F15

VCC

(or AMPD)

トで制御します。あるいは、レジスタ0x16の4つのMSBに任意の組み合わせビットを書き込むと、個々の回路ブロックをイネーブルまたはディスエーブルすることができます。

AMPDインタフェース図15には、AMPD IFアンプのディスエーブル・ピンの簡略回路図も示されています。AMPDとEAMPレジスタの論理積が1の場合、IFアンプはイネーブルされます。IFアンプの状態を表8に詳細に示します。

デジタル入力ピン図16に、デジタル入力ピン(SCK、CSB、およびSDI)の簡略回路図を示します。これらのピンは、内部プルダウンまたはプルアップがないため、フロート状態のままにしないでください。

図16.デジタル入力ピン(SCK、CSB、SDI)の 簡略回路図

2k

LTC5594

GND

DIGITALINPUT

5594 F16

VCC

OVDDインタフェース図17に、OVDDインタフェースの簡略回路図を示します。OVDDピンは、デジタル入力およびSDOピンに電圧を供給します。このピンを1.2V~3.3Vに設定することによって、シリアル・ポートは1.2V~3.3Vのロジック・レベルで機能することができます。デバイスの電源電圧をシーケンス制御する場合は、VCC電源を先に起動してからOVDDを起動することが重要で

Page 26: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

265594f

詳細: www.linear-tech.co.jp/LTC5594

されたアドレスからのデータ、または指定されたアドレスへのデータです。詳細は、タイミング図を参照してください。なお、書き込まれたデータは、16番目のクロック・サイクルの立ち下がりエッジで内部レジスタに転送されます(並列読み込み)。

複数バイトの転送

LTC5594のレジスタ・アドレス自動インクリメント機能を使用すれば、タイミング図に示すように、複数バイトのデータ転送をより効率的に行うことができます。シリアル・ポート・マスタは、1番目のバイトで宛先レジスタ・アドレスを送信し、前と同様に2番目のバイトのデータを読み出すか、書き込みますが、3番目のバイトでは、アドレス・ポインタが自動的に1だけインクリメントされ、シリアル・ポート・マスタはその後のレジスタに対して読み出すか、書き込むことができます。レジスタ・アドレス・ポインタが23(0x17)を過ぎてインクリメントしようとすると、自動的に0にリセットされます。

SDO_MODE制御ビット

SDO出力には、タイミング図に示すように2つの動作モードがあります。レジスタ0x16の制御ビットSDO_MODEが0である場合、SDOピンは通常の出力として機能し、書き込みコマンドの間は高インピーダンスになります。SDO_MODEが1である場合、SDO出力は、読み出しモードまたは書き込みモードのいずれかでレジスタの内容を読み出す前に、SDOがSDIへのコマンド書き込みを繰り返すシリアル・リピータ・モードになります。これは、シリアル・ポートに送信されたコマンドに対してエラー検査を実行する必要のある、バス・ノイズの高い環境で使用できます。

SDO出力の簡略回路図を図18に示します。OVDD電源は出力のロジック・レベルを設定し、25Ωの直列抵抗は出力電流を制限します。

アプリケーション情報アプリケーション情報す。これは、OVDDとVCCの間に接続されたESDダイオードが損傷するのを防ぐためです。

図18.SDOピンのインタフェースの簡略回路図

シリアル・ポートSPI互換のシリアル・ポートは、制御およびモニタ機能を備えています。

通信シーケンスシリアル・バスは、CSB、SCK、SDI、およびSDOで構成されています。デバイスへのデータ転送は、シリアル・バスのマスタ・デバイスが最初にCSBを“L”にしてLTC5594のポートをイネーブルすることにより行われます。SDIに与えられた入力データはSCKの立ち上がりエッジでクロックされます。データは常にMSBを先頭にして転送されます。通信バーストは、シリアル・バスのマスタがCSBを“H”に戻すと終了します。詳細は、タイミング図を参照してください。

データは、通信バーストの間にSDOを使ってデバイスから読み出されます。CSB = 1のとき、SDOは高インピーダンス(Hi-Z)になるので、読み出しをマルチドロップにする(シリアル・バスに複数のLTC5594またはその他のシリアル・デバイスを並列に接続する)ことができます。

1バイトの転送シリアル・ポートは簡単なメモリ・マップとして構成されており、付録に示されているように、23個のレジスタで、状態と制御のデータを利用できます。全てのデータ・バーストは少なくとも2つの8ビット・バイトで構成されます。最初のバイトの最上位ビットは、読み出し/書き込みビットです。このビットを1に設定すると、シリアル・ポートが読み出しモードになります。最初のバイトの次の7ビットはアドレス・ビットであり、0x00~0x17に設定できます。それに続く1バイト、または複数バイトは、指定

25Ω

LTC5594

GND

OVDD

SDO

5594 F18

VCC

図17.OVDDピンのインタフェースの簡略回路図

LTC5594

GND

OVDD

DIGITALINPUTS

SDO

5594 F17

VCC

Page 27: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

275594f

詳細: www.linear-tech.co.jp/LTC5594

アプリケーション情報レジスタのデフォルト値レジスタ・マップおよびデフォルト値を付録の表9および10に示します。デバイスの電源が投入されるときに、レジスタをデフォルト値にリセットすることはできません。レジスタ0x16のSRSTビット(ビット[3])に1を書き込むことによって、デバイスはソフト・リセットに移行し、レジスタがそれらのデフォルト値にリセットされます。

機能低下の最小化LTC5594は、DCオフセット、位相誤差、利得誤差、非直線性などのレシーバの機能低下を最小限に抑えるための回路を内蔵しています。レシーバ・アプリケーションのブロック図の例を図19に示します。RF入力に2トーンの源信号を入力し、デジタル領域でA/DコンバータのI出力とQ出力を測定して、機能の低下が最小限で済むようにLTC5594での最適化レジスタ設定値を決定します。

5.8GHzの2トーン・テスト信号について、最適化されていないベースバンド・スペクトラムを図20に示し、最適化されたベースバンド・スペクトラムを図21に示します。

図19.機能の低下を最小限に抑えるため2トーンのテスト信号を入力したレシーバのブロック図の例

ADC

ADC

LTC5594

fLO

RF 0º

90º

SPI

LINEARITYDC OFFSET

IMAGEADJUST

AD9208

ADF5355

I

Q

DSPMEASUREMENT

AND OPTIMIZATION

2-TONESIGNAL

SOURCE

5594 F19

Page 28: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

285594f

詳細: www.linear-tech.co.jp/LTC5594

アプリケーション情報

図20.1GHzのアンチエイリアス・フィルタを使用した場合の5.8GHzでの非最適化2トーン・スペクトラム

図21.1GHzのアンチエイリアス・フィルタを使用した場合の5.8GHzでの最適化2トーン・スペクトラム

6004002000

FREQUENCY (MHz)

AMPL

ITUD

E (d

B)

–200–400–600

–140

–120

–100

–80

–60

–40

–20

0

5594 F20

6004002000

FREQUENCY (MHz)

AMPL

ITUD

E (d

B)

–200–400–600

–140

–120

–100

–80

–60

–40

–20

0

5594 F21

Page 29: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

295594f

詳細: www.linear-tech.co.jp/LTC5594

付録

表9.シリアル・ポート・レジスタの内容ADDR MSB [6] [5] [4] [3] [2] [1] LSB R/W デフォルト0x00 IM3QY[7] IM3QY[6] IM3QY[5] IM3QY[4] IM3QY[3] IM3QY[2] IM3QY[1] IM3QY[0] R/W 0x80

0x01 IM3QX[7] IM3QX[6] IM3QX[5] IM3QX[4] IM3QX[3] IM3QX[2] IM3QX[1] IM3QX[0] R/W 0x80

0x02 IM3IY[7] IM3IY[6] IM3IY[5] IM3IY[4] IM3IY[3] IM3IY[2] IM3IY[1] IM3IY[0] R/W 0x80

0x03 IM3IX[7] IM3IX[6] IM3IX[5] IM3IX[4] IM3IX[3] IM3IX[2] IM3IX[1] IM3IX[0] R/W 0x80

0x04 IM2QX[7] IM2QX[6] IM2QX[5] IM2QX[4] IM2QX[3] IM2QX[2] IM2QX[1] IM2QX[0] R/W 0x80

0x05 IM2IX[7] IM2IX[6] IM2IX[5] IM2IX[4] IM2IX[3] IM2IX[2] IM2IX[1] IM2IX[0] R/W 0x80

0x06 HD3QY[7] HD3QY[6] HD3QY[5] HD3QY[4] HD3QY[3] HD3QY[2] HD3QY[1] HD3QY[0] R/W 0x80

0x07 HD3QX[7] HD3QX[6] HD3QX[5] HD3QX[4] HD3QX[3] HD3QX[2] HD3QX[1] HD3QX[0] R/W 0x80

0x08 HD3IY[7] HD3IY[6] HD3IY[5] HD3IY[4] HD3IY[3] HD3IY[2] HD3IY[1] HD3IY[0] R/W 0x80

0x09 HD3IX[7] HD3IX[6] HD3IX[5] HD3IX[4] HD3IX[3] HD3IX[2] HD3IX[1] HD3IX[0] R/W 0x80

0x0A HD2QY[7] HD2QY[6] HD2QY[5] HD2QY[4] HD2QY[3] HD2QY[2] HD2QY[1] HD2QY[0] R/W 0x80

0x0B HD2QX[7] HD2QX[6] HD2QX[5] HD2QX[4] HD2QX[3] HD2QX[2] HD2QX[1] HD2QX[0] R/W 0x80

0x0C HD2IY[7] HD2IY[6] HD2IY[5] HD2IY[4] HD2IY[3] HD2IY[2] HD2IY[1] HD2IY[0] R/W 0x80

0x0D HD2IX[7] HD2IX[6] HD2IX[5] HD2IX[4] HD2IX[3] HD2IX[2] HD2IX[1] HD2IX[0] R/W 0x80

0x0E DCOI[7] DCOI[6] DCOI[5] DCOI[4] DCOI[3] DCOI[2] DCOI[1] DCOI[0] R/W 0x80

0x0F DCOQ[7] DCOQ[6] DCOQ[5] DCOQ[4] DCOQ[3] DCOQ[2] DCOQ[1] DCOQ[0] R/W 0x80

0x10 0* 0* 0* 0* 0* IP3IC[2] IP3IC[1] IP3IC[0] R/W 0x04

0x11 GERR[5] GERR[4] GERR[3] GERR[2] GERR[1] GERR[0] IP3CC[1] IP3CC[0] R/W 0x82

0x12 LVCM[2] LVCM[1] LVCM[0] CF1[4] CF1[3] CF1[2] CF1[1] CF1[0] R/W 0x48

0x13 BAND LF1[1] LF1[0] CF2[4] CF2[3] CF2[2] CF2[1] CF2[0] R/W 0xE3

0x14 PHA[8] PHA[7] PHA[6] PHA[5] PHA[4] PHA[3] PHA[2] PHA[1] R/W 0x80

0x15 PHA[0] AMPG[2] AMPG[1] AMPG[0] AMPCC[1] AMPCC[0] AMPIC[1] AMPIC[0] R/W 0x6A

0x16 EDEM EDC EADJ EAMP SRST SDO_MODE 0* 0* R/W 0xF0

0x17 CHIPID[1] CHIPID[0] 0* 0* 0* 0* 0* 1* R/W 0x01*未使用。デフォルト値を変更しないでください。

Page 30: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

305594f

詳細: www.linear-tech.co.jp/LTC5594

付録

表10.シリアル・ポート・レジスタのビット・フィールドのまとめビット数 機能 概要 有効な値 デフォルトAMPCC[1:0] IF Amplifier IM3 CC Adjust IFアンプの IM3を最適化するために使用される。 0x00 to 0x03 0x02

AMPIC[1:0] IF Amplifier IM3 IC Adjust IFアンプの IM3を最適化するために使用される。 0x00 to 0x03 0x02

AMPG[2:0] IF Amplifier Gain Adjust アンプの利得を8dB~15dBの範囲で調整する。 0x00 to 0x07 0x06

BAND LO Band Select 使用するLO整合帯域を選択する。高周波帯域では BAND = 1。 低周波帯域では BAND = 0。

0, 1 1

CF1[5:0] LO Matching Capacitor CF1 LO整合回路網内のCF1コンデンサを制御する。 0x00 to 0x1F 0x08

CF2[5:0] LO Matching Capacitor CF2 LO整合回路網内のCF2コンデンサを制御する。 0x00 to 0x1F 0x03

CHIPID Chip Identification Bits 出荷時にデフォルト値に設定される。 0x00 to 0x03 0x00

DCOI[7:0] I-Channel DC Offset –200mV~200mVの範囲で IチャネルのDCオフセットを制御する。 0x00 to 0xFF 0x80

DCOQ[7:0] Q-Channel DC Offset –200mV~200mVの範囲でQチャネルのDCオフセットを制御する。 0x00 to 0xFF 0x80

EADJ Enable Nonlinearity Adjust EADJ = 1の場合は非直線性調整回路をイネーブルする。 0, 1 1

EAMP Enable IF Amplifiers EAMP = 1の場合は IFアンプをイネーブルする。 0, 1 1

EDC Enable DC Offset Adjust EDC = 1の場合はDCオフセット調整回路をイネーブルする。 0, 1 1

EDEM Enable Demodulator EDEM = 1の場合は復調器回路をイネーブルする。 0, 1 1

GERR[5:0] IQ Gain Error Adjust –0.5dB~0.5dBの範囲で IQの利得誤差を制御する。 0x00~0x3F 0x20

HD2IX[7:0] HD2 I-Channel X-Vector EADJ = 1の場合に、IチャネルのHD2 Xベクトル調整を制御する。 0x00 to 0xFF 0x80

HD2IY[7:0] HD2 I-Channel Y-Vector EADJ = 1の場合に、IチャネルのHD2 Yベクトル調整を制御する。 0x00 to 0xFF 0x80

HD2QX[7:0] HD2 Q-Channel X-Vector EADJ = 1の場合に、QチャネルのHD2 Xベクトル調整を制御する。 0x00 to 0xFF 0x80

HD2QY[7:0] HD2 Q-Channel Y-Vector EADJ = 1の場合に、QチャネルのHD2 Yベクトル調整を制御する。 0x00 to 0xFF 0x80

HD3IX[7:0] HD3 I-Channel X-Vector EADJ = 1の場合に、IチャネルのHD3 Xベクトル調整を制御する。 0x00 to 0xFF 0x80

HD3IY[7:0] HD3 I-Channel Y-Vector EADJ = 1の場合に、IチャネルのHD3 Yベクトル調整を制御する。 0x00 to 0xFF 0x80

HD3QX[7:0] HD3 Q-Channel X-Vector EADJ = 1の場合に、QチャネルのHD3 Xベクトル調整を制御する。 0x00 to 0xFF 0x80

HD3QY[7:0] HD3 Q-Channel Y-Vector EADJ = 1の場合に、QチャネルのHD3 Yベクトル調整を制御する。 0x00 to 0xFF 0x80

IM2IX[7:0] IM2 I-Channel X-Vector EADJ = 1の場合に、Iチャネルの IM2 Xベクトル調整を制御する。 0x00 to 0xFF 0x80

IM2QX[7:0] IM2 Q-Channel X-Vector EADJ = 1の場合に、Qチャネルの IM2 Xベクトル調整を制御する。 0x00 to 0xFF 0x80

IM3IX[7:0] IM3 I-Channel X-Vector EADJ = 1の場合に、Iチャネルの IM3 Xベクトル調整を制御する。 0x00 to 0xFF 0x80

IM3IY[7:0] IM3 I-Channel Y-Vector EADJ = 1の場合に、Iチャネルの IM3 Yベクトル調整を制御する。 0x00 to 0xFF 0x80

IM3QX[7:0] IM3 Q-Channel X-Vector EADJ = 1の場合に、Qチャネルの IM3 Xベクトル調整を制御する。 0x00 to 0xFF 0x80

IM3QY[7:0] IM3 Q-Channel Y-Vector EADJ = 1の場合に、Qチャネルの IM3 Yベクトル調整を制御する。 0x00 to 0xFF 0x80

IP3CC[1:0] RF Input IP3 CC Adjust RF入力の IP3の最適化に使用される。 0x00 to 0x03 0x02

IP3IC[2:0] RF Input IP3 IC Adjust RF入力の IP3の最適化に使用される。 0x00 to 0x07 0x04

LF1[1:0] LO Matching Inductor LF1 LO整合回路網内のLF1インダクタを制御する。 0x00 to 0x03 0x03

LVCM[2:0] LO Bias Adjust ミキサの IP3の最適化に使用される。 0x00 to 0x07 0x02

PHA[8:0] IQ Phase Error Adjust –2.5°~2.5°の範囲で IQの位相誤差を制御する。 0x000 to 0x1FF 0x100

SDO_MODE SDO Readback Mode SDO_MODE = 1の場合にSDO読み出しモードをイネーブルする。 0, 1 0

SRST Soft Reset このビットに1を書き込むと、全てのレジスタがデフォルト値に リセットされる。

0, 1 0

Page 31: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

315594f

アナログ・デバイセズは、提供する情報が正確で信頼できるものであることに万全を期していますが、その利用に関して、あるいは利用によって生じる第三者の特許やその他の権利の侵害に関して一切の責任を負いません。仕様は、予告なく変更される場合があります。アナログ・デバイセズの特許または特許の権利の使用を明示的または暗示的に許諾するものでもありません。

パッケージ最新のパッケージ図は、http://www.linear-tech.co.jp/product/LTC5594#packagingを参照してください。

5.00 ±0.10(4 SIDES)

注記:1. 図は JEDECのパッケージ外形 MO-220のバリエーション(WHHD-(X))に 含めるよう提案されている(承認待ち)2. 図は実寸とは異なる3. 全ての寸法はミリメートル4. パッケージ底面の露出パッドの寸法にはモールドのバリを含まない。 モールドのバリは(もしあれば)各サイドで 0.20mmを超えないこと5. 露出パッドは半田メッキとする6. 灰色の部分はパッケージの上面と底面のピン 1の位置の参考に過ぎない

PIN 1TOP MARK(NOTE 6)

0.40 ±0.10

31

1

2

32

BOTTOM VIEW—EXPOSED PAD

3.50 REF(4-SIDES)

3.45 ±0.10

3.45 ±0.10

0.75 ±0.05 R = 0.115TYP

0.25 ±0.05(UH32) QFN 0406 REV D

0.50 BSC

0.200 REF

0.00 – 0.05

0.70 ±0.05

3.50 REF(4 SIDES)

4.10 ±0.05

5.50 ±0.05

0.25 ±0.05

PACKAGE OUTLINE

0.50 BSC

RECOMMENDED SOLDER PAD LAYOUTAPPLY SOLDER MASK TO AREAS THAT ARE NOT SOLDERED

PIN 1 NOTCH R = 0.30 TYPOR 0.35 × 45° CHAMFERR = 0.05

TYP

3.45 ±0.05

3.45 ±0.05

UH Package32-Lead Plastic QFN (5mm × 5mm)

(Reference LTC DWG # 05-08-1693 Rev D)

Page 32: IF DC 1GHz 1dB OIP3 5 - Analog Devices...16.0 17.9 21.2 23.5 28.6 dB dB dB dB dB dB NFBLOCKING Noise Figure Under Blocking Conditions Double Side Band, PIF, BLOCKER˜=˜1.5dBm (Note

LTC5594

325594f

www.linear-tech.co.jp/LTC5594LT 0118 • PRINTED IN JAPAN

ANALOG DEVICES, INC.2018

関連製品

標準的応用例0.5GHz~9.0GHzレシーバの簡略回路図(Iチャネルのみ示されている)

R225Ω

R473.2Ω

C111pF

L2, 8.2nH

L1, 8.2nH

C91pF

C123pF

C61000pF

C20.2pF

R373.2Ω

C103pF

C470.01µF

R32, 10Ω

C81000pF

R149.9Ω

C450.01µF

C11000pF

L5, 15nH L7, 15nH

L6, 15nH L8, 15nH

C232.4pF

C242.4pF

C213.9pF

C203.9pF

C183.3pF

C173.3pF

R9, 25Ω

LTC5594

IFIP

IFIM

ANTI-ALIASFILTER

ADC

AD9208

1GHz

MIM AIPAIMMIP

RFA

LOM LOP VCM VREF

VIN+A

VIN–A

JESD204B

RF INPUT0.5GHz TO 9GHz

LO INPUT0.5GHz TO 9GHz

3GSPS 14-BIT ADC

5594 TA02

製品番号 概要 注釈インフラストラクチャLTC5553 500MHz~9GHzのIFポートを備えた3GHz~20GHz

マイクロ波ミキサアップコンバージョンまたはダウンコンバージョン、IIP3:17GHzで21.5dBm、LO駆動:0dBm

LTC5552 DC~6GHzのIFポートを備えた3GHz~20GHz マイクロ波ミキサ

アップコンバージョンまたはダウンコンバージョン、IIP3:17GHzで18.3dBm、LO駆動:0dBm

LTC5549 LOダブラが内蔵された2GHz~14GHzミキサ 超広帯域双方向アップコンバージョンまたはダウンコンバージョン・ミキサ、12GHzでのIIP3:22.8dBm、LO駆動:0dBm、 IF帯域幅:500MHz~6GHz

LTC5548 DCまでの範囲のIF周波数を備える2GHz~14GHz ミキサ

超広帯域双方向アップコンバージョンまたはダウンコンバージョン・ミキサ、12GHzでのIIP3:18.7dBm、周波数ダブラ内蔵のLO駆動:0dBm、IF帯域幅:DC~6GHz

LTC5588-1 200MHz~6GHz直交変調器 OIP3:+31dBm、出力ノイズフロア:–160dBm/Hz、優れたACPR性能LTC6433-15 100kHz未満~1.4GHzの高OIP3アンプ 固定利得:15dB、シングルエンドの50Ω入力および出力、

240MHzでのOIP3:41dBm、NF:3.3dB

VCO内蔵のRF PLL/シンセサイザADF5355 マイクロ波広帯域シンセサイザ、VCO内蔵 54MHz~13.6GHz、正規化された帯域内位相ノイズフロア:

–221dBc/Hz

LTC6948 ノイズをきわめて低く抑えたVCO内蔵の分数分周方式シンセサイザ

370MHz~6.39GHz PLL、∆∑変調器のスプリアスなし、分数の分母:18ビット、正規化された帯域内位相ノイズフロア:–226dBc/Hz

A/DコンバータAD9208 14ビット、3Gsps、JESD204BデュアルADC SFDR:70dB、入力バッファ内蔵LTC2185 16ビット、125Msps、1.8VデュアルADC SNR:76.8dB、SFDR:90dB、消費電力:185mW(チャネル当たり)LTC2158-14 フルパワー帯域幅が1.25GHzの14ビット、310Msps、

1.8VデュアルADCSNR:68.8dB、SFDR:88dB、消費電力:362mW/チャネル、入力範囲:1.32VP-P