6-Flip Flops Latch
-
Upload
raniel-garcia -
Category
Documents
-
view
244 -
download
1
Transcript of 6-Flip Flops Latch
-
7/24/2019 6-Flip Flops Latch
1/51
SISTEMAS LGICOS
Universidade Federal da BahiaEscola Politcnica
CURSO E E!GE!"ARIA EL#TRICAPROF$ ESO! PI!TO SA!TA!Aedson%s&'()a$)r
-
7/24/2019 6-Flip Flops Latch
2/51
Sistemas Lgicos 2
SUM*RIO
6.FLIP-FLOPELATCH
6.1.Latch: caracterstica e estrutura
6.2. Sinais de clock: Sistemas sncronos e assncronos
6.3.Flip-Flopdisparado por clock
6.4. Simbologia IEEE
6.5.Flip-FlopSC
6.6.Flip-FlopJK
6.7.Flip-Flop
-
7/24/2019 6-Flip Flops Latch
3/51
Sistemas Lgicos !
SUM*RIO
6.8. Flip-Flop D
6.9. Flip-Flopmestre " escra#o
6.$%. Con#ers&o entreFlip-Flop's
6.$$. 'spectos de tempori(a)&o
6.$2. 'plica)*es
-
7/24/2019 6-Flip Flops Latch
4/51Sistemas Lgicos 4
+$,$ Latch- Caracter.stica e Estr't'ra
+eneralidades
-
7/24/2019 6-Flip Flops Latch
5/51Sistemas Lgicos ,
+$,$ Latch- Caracter.sticas e Estr't'ra
Implementa)&o com portasAD
Estados de repouso
-
7/24/2019 6-Flip Flops Latch
6/51
Sistemas Lgicos 6
+$,$ Latch- Caracter.sticas e Estr't'ra
-pera)&o: !"T
-
7/24/2019 6-Flip Flops Latch
7/51
Sistemas Lgicos
+$,$ Latch- Caracter.sticas e Estr't'ra
-pera)&o:#"!"T ouCL"A#
-
7/24/2019 6-Flip Flops Latch
8/51
Sistemas Lgicos /
+$,$ Latch- Caracter.sticas e Estr't'ra
-pera)&o: resumo
-
7/24/2019 6-Flip Flops Latch
9/51
Sistemas Lgicos 0
+$,$ Latch- Caracter.sticas e Estr't'ra
abela1Caracterstica
-
7/24/2019 6-Flip Flops Latch
10/51
Sistemas Lgicos $%
+$,$ Latch- Caracter.sticas e Estr't'ra
Implementa)&o com portasO#
-
7/24/2019 6-Flip Flops Latch
11/51
Sistemas Lgicos $$
+$,$ Latch- Caracter.sticas e Estr't'ra
Implementa)&o com portasO#
-
7/24/2019 6-Flip Flops Latch
12/51
Sistemas Lgicos $2
+$,$ Latch- Caracter.sticas e Estr't'ra
'plica)*es
-
7/24/2019 6-Flip Flops Latch
13/51
Sistemas Lgicos $!
+$,$ Latch- Caracter.sticas e Estr't'ra
'plica)*es
-
7/24/2019 6-Flip Flops Latch
14/51
Sistemas Lgicos $4
+$/$ Sinais de Clock
rem de pulsos
ransi)*es positi#as e negati#as: controle dosFlipFlop's
-
7/24/2019 6-Flip Flops Latch
15/51
Sistemas Lgicos $,
+$/$ Sinais de Clock- Siste0as S.ncronos e Ass.ncronos
Sistemas assncronos: as sadas podem mudar de estado em ualuerinstante de tempo3 ocorrendo normalmente no instante em ue uma oumais entradas mudarem de estado. Caractersticas:
aior di5iculdade no proeto7
aior di5iculdade para an8lise de de5eitos7
Sistemas sncronos: as sadas podem mudar de estado em instantes detempo controlados por um sinal de CLOC$. Caractersticas:
9epresentam a maioria dos sistemas digitais7
Clockdistribudo por todas as partes do sistema7
-
7/24/2019 6-Flip Flops Latch
16/51
Sistemas Lgicos $6
+$1$ Flip-Flopis%arado %or Clock
ormalmente as sadas mudam de estado apenas natransi)&o do clock
Entradas de controle sncronas: produ(em e5eito
apenas na transi)&o do clock
Entradas assncronas: produ(em e5eito em ualuerinstante de tempo
-
7/24/2019 6-Flip Flops Latch
17/51
Sistemas Lgicos $
+$1$ Flip-Flopis%arado %or Clock
-pera)&o:
-
7/24/2019 6-Flip Flops Latch
18/51
Sistemas Lgicos $/
+$1$ Flip-Flopis%arado %or Clock
;etectores de borda:
-
7/24/2019 6-Flip Flops Latch
19/51
Sistemas Lgicos $0
+$1$ Flip-Flopis%arado %or Clock
Estrutura b8sica de umFlip-FlopSC:
-
7/24/2019 6-Flip Flops Latch
20/51
Sistemas Lgicos 2%
+$2$ Si0)olo3ia IEEE
Flip-FlopJK com entradas de controle assncronas
-
7/24/2019 6-Flip Flops Latch
21/51
Sistemas Lgicos 2$
+$2$ Si0)olo3ia IEEE
-
7/24/2019 6-Flip Flops Latch
22/51
Sistemas Lgicos 22
+$4$ Flip-FlopSR
;iagrama de estados:
5 ,S R5 55 ,
S R5 5, 5
S R, 5
S R5 ,
-
7/24/2019 6-Flip Flops Latch
23/51
Sistemas Lgicos 2!
+$4$ Flip-FlopSR
abelas1#erdade
5 5
5 , 5
, 5 ,
, , 6
Sn
Rn
7n8,
7n
5 5 5 5
5 5 , ,5 , 5 5
5 , , 5
, 5 5 ,
, 5 , ,
, , 5 6
, , , 6
Sn
Rn
7n
7n8,
5 6
, 55 ,
6 5
7n9 7
n8,S
nR
n
5 9 5
5 9 ,, 9 5
, 9 ,
=a> abela Caracterstica =b> abela de ransi)&o =c> abela de E?cita)&o
-
7/24/2019 6-Flip Flops Latch
24/51
Sistemas Lgicos 24
+$4$ Flip-FlopSR
7:n
7n
S:nR:
n 55
,,
S:nR
n 5/
51
SnR
n
6
+
6
;
SnR:
n ,2
,4
5 5 5 5
5 5 , ,
5 , 5 5
5 , , 5
, 5 5 ,
, 5 , ,, , 5 6
, , , 6
Sn
Rn
7n
7n8,
apa de Karnaug@
Eua)&o Lgica: AnB$
SnB A
n.9D
n
-
7/24/2019 6-Flip Flops Latch
25/51
Sistemas Lgicos 2,
+$4$ Flip-FlopSR
tili(ando apenas portasAD:
%&$=! &.% &.
#&
-
7/24/2019 6-Flip Flops Latch
26/51
Sistemas Lgicos 26
+$4$ Flip-FlopSR
tili(ando apenas portasO#:
% &$
=! & %&
-
7/24/2019 6-Flip Flops Latch
27/51
Sistemas Lgicos 2
+$4$ Flip-FlopSR
'di)&o do clock:
-
7/24/2019 6-Flip Flops Latch
28/51
Sistemas Lgicos 2/
+$+$ Flip-Flop
-
7/24/2019 6-Flip Flops Latch
29/51
Sistemas Lgicos 20
+$+$ Flip-Flop abela Caracterstica =b> abela de ransi)&o =c> abela de E?cita)&o
-
7/24/2019 6-Flip Flops Latch
30/51
Sistemas Lgicos !%
+$+$ Flip-Flop
-
7/24/2019 6-Flip Flops Latch
31/51
Sistemas Lgicos !$
+$+$ Flip-Flop
-
7/24/2019 6-Flip Flops Latch
32/51
Sistemas Lgicos !2
+$+$ Flip-Flop
-
7/24/2019 6-Flip Flops Latch
33/51
Sistemas Lgicos !!
+$;$ Flip-FlopT
;iagrama de estados:
5 ,T5
T5
T,
T,
-
7/24/2019 6-Flip Flops Latch
34/51
Sistemas Lgicos !4
+$;$ Flip-FlopT
abelas1#erdade
5
,
Tn
7n8,
7n
7:n
5 5 5
5 , ,, 5 ,
, , 5
Tn
7n
7n8,
5
,,
5
7n9 7
n8,T
n
5 9 5
5 9 ,, 9 5
, 9 ,
=a> abela Caracterstica =b> abela de ransi)&o =c> abela de E?cita)&o
-
7/24/2019 6-Flip Flops Latch
35/51
Sistemas Lgicos !,
+$;$ Flip-FlopT
7:n
7n
T :n 5
5
,,
Tn ,
/
51
apa de Karnaug@
Eua)&o Lgica: AnB$
n.AD
nB D
n.A
n
5 5 5
5 , ,
, 5 ,
, , 5
Tn
7n
7n8,
-
7/24/2019 6-Flip Flops Latch
36/51
Sistemas Lgicos !6
+$>$ Flip-Flop
;iagrama de estados:
5 ,5
,
,
5
-
7/24/2019 6-Flip Flops Latch
37/51
Sistemas Lgicos !
+$>$ Flip-Flop
abelas1#erdade
5 5
, ,
n
7n8,
5 5 5
5 , 5, 5 ,
, , ,
n
7n
7n8,
5
,5,
7n9 7
n8,
n
5 9 5
5 9 ,, 9 5, 9 ,
=a> abela Caracterstica =b> abela de ransi)&o =c> abela de E?cita)&o
-
7/24/2019 6-Flip Flops Latch
38/51
Sistemas Lgicos !/
+$>$ Flip-Flop
7:n
7n
:n 5
5
5,
n ,
/
,1
apa de Karnaug@
Eua)&o Lgica: AnB$
;n
5 5 5
5 , 5
, 5 ,
, , ,
n
7n
7n8,
-
7/24/2019 6-Flip Flops Latch
39/51
Sistemas Lgicos !0
+$?$ Flip-FlopMestre @ Escravo
Entradas assncronas:#"!"TeP#"#"!"T
2 Flip1FlopDs sendo um ati#ado na borda de subida eoutro na borda de descida
Data Locko(t
-
7/24/2019 6-Flip Flops Latch
40/51
Sistemas Lgicos 4%
+$,5$ Converso entre Flip-Flop's
CIRC$ COMB$ FF,
E/
E,
7:
7
FF/
Grocedimento:
-
7/24/2019 6-Flip Flops Latch
41/51
Sistemas Lgicos 4$
+$,5$,$ Flip-Flop SR e0 Flip-Flop
-
7/24/2019 6-Flip Flops Latch
42/51
Sistemas Lgicos 42
+$,5$,$ Flip-FlopSR e0 Flip-Flop
-
7/24/2019 6-Flip Flops Latch
43/51
Sistemas Lgicos 4!
+$,,$ As%ectos de Te0%oriao
GarHmetros de tempori(a)&o: tempo de s)t(p=tsu
> e
tempo de hol* =t@> #alores mnimos
+ ,, A t d T i
-
7/24/2019 6-Flip Flops Latch
44/51
Sistemas Lgicos 44
+$,,$ As%ectos de Te0%oriao
GarHmetros de tempori(a)&o: atraso de propaga)&o=t
GLe t
GL> 1 #alores m8?imos de atraso da resposta
em rela)&o a cada uma das entradas doFlip-Flop.
;epende do nmero de cargas acionadas pela sada
+ ,, A t d T i
-
7/24/2019 6-Flip Flops Latch
45/51
Sistemas Lgicos 4,
+$,,$ As%ectos de Te0%oriao
GarHmetro de tempori(a)&o:
FreMncia m8?ima de clock=5ma?
> #alor mnimo7
empo de dura)&o de pulso de clock em n#el alto =tN
> e
em n#el bai?o =tNL
> e largura de pulsos nas entradas
assncronas #alores mnimos
+ ,, A t d T i
-
7/24/2019 6-Flip Flops Latch
46/51
Sistemas Lgicos 46
+$,,$ As%ectos de Te0%oriao
empo de transi)&o de clockem dispositi#os L=O ,% ns> e dispositi#os C-S =O 2%% ns>
+ ,, As%ectos de Te0%oriao
-
7/24/2019 6-Flip Flops Latch
47/51
Sistemas Lgicos 4
+$,,$ As%ectos de Te0%oriao
Cone?&o em cascata:
+ ,, As%ectos de Te0%oriao
-
7/24/2019 6-Flip Flops Latch
48/51
Sistemas Lgicos 4/
+$,,$ As%ectos de Te0%oriao
E?emplo:
Conclus&o: a sada do FF P determinado pelos n#eislgicos Qs entradas sncronas no instanteimediatamente anterior Q transi)&o ati#a do clock.
+ ,/ A%licaDes
-
7/24/2019 6-Flip Flops Latch
49/51
Sistemas Lgicos 40
+$,/$ A%licaDes
Sincronismo:
+ ,/ A%licaDes
-
7/24/2019 6-Flip Flops Latch
50/51
Sistemas Lgicos ,%
+$,/$ A%licaDes
Sincronismo:
+ ,/ A%licaDes
-
7/24/2019 6-Flip Flops Latch
51/51
Sistemas Lgicos ,$
+$,/$ A%licaDes
;etectar seMncia de sinais