Post on 28-Jul-2015
االنتل المازربورد لدائرة مبسطة صورة
إنتل منتجات تدعم التي األم اللوحات
مباشرة الرام مع تعامل أو يعالج ال البرسسور أن واضح هو وكمااالنتل) حالة في
ذلكعنطريق ( فقط يتم ولكن northbridge تتوقف السبب ولهذااألم اللوحة كفاءة
المهم الفيصل الشيبوهي تلك كفائة لوحة على تميز تحديد في أخرى عن .أم
تصميمات في البرسسور مع الرمات عن اإلنتل تتعاملالشمالي الجسر )northbridge( طريق
المازبورد لدائرة مبسطة amd صورة
تدعم التى األم AMD اللوحات
الذاكرة في التحكم أن واضح هو ) memory controller( كمالذا المعالج داخل مدمج
كبيرة فروق توجد االنتل ال حالة في كما
تصميمات في البرسسور مع الرمات مباشرة amd تتعاملالشمالي بالجسر المرور دون
التحدثعن عند الحالتين كل في تنتج التي للعيوب وسنتطرقالرامات دائرة
RAM الرامات
تعمل بداية الرامات أن المعروف يسمى بنظام من ما او التزامن TIMING بها وتخزن
المصفوفة هيئة يدعى )MATRIX( البياناتعلى STUCK بنظام
الرامات حالة في عليه يطلق ما FRIST INPUT FRIST OUTPUT أو(FIFO(
حتى واحدة وسرعه نوع من الرامات تكون أن جدا المهم من لذلكأقصى تعطي
الجهاز توافق مع .
للرمات أداء ألفضل القصوى الحالة إلى نصل نهتم ولكى أن يجب يسمى بما
DUAL CHANNAL الخاصية تلك تدعم األم اللوحة كانت . إن
أفضل بإمكانية يعمل البرسسور يجعل الرامات من النظام وهذاأن المعلوم من ألنه
الراماتحتى ينتظر ولذلك الرامات من بكثير أسرع البرسسوروفي الداتا تجلب
االنتظار عليه فترات يطلق ما أو وظيفه بأي البرسسور يقوم ال حالة
IDALE .
يضاعف النظام هذا بين لذلك االتصال the memory controller and the RAM memory
علىشكل األم dual channal أمثلة اللوحة في
األول النوع
الثاني النوع
المختلفة األشكال من العديد .وهناك
الرامات من نوع الخاصبكل الفولت
على ننظر لها الالزم الفولت نعرفمقدار الخاصبها SLOT كيالتالية الصورة توضح كما
حالة في منتشر ( RDRAM أما غير نوع )وهو
حالة في الصورة DDR3 أما توضح كما الفولت فيكون الجديدة
المازربورد على الرام قياسفولت كيفية
المازربورد أوال SDRAM
المازبورد DDR1 ثانيا
مازربورد ثالثا DDR2
لقياسالفولت أخري عن طريقة بغضالنظر الرامات أنواع لكل نوعها
على موجودة وهي الرام على مباشرة قياسالفولت يمكنعلى بقياسه المازربورد
رقم نفسه 1الرجل الرام أيسيسوفت في .
التستر كارت الراماتعلى اكواد
C1 - C2 -C3 -C6 -C7 - ddd1 -d2 -d3 -d4
الشمالي )NORTHBRIDGE( الجسر
الصورة في النظر دققنا أن لو بباقي يتصل البرسسور لوجدنا البردة طرق مكونات ثالثة بواسطة
memory address spaceI/O address space
interrupts
هو المموضوع هذا في هنا يهمنا ما والمازربورد الرام كل .
البرسسور إتصال بوابة أن هي نجد بالمازربورد the front-side bus به للقيام البرسسور يحتاج ما فكل بالشكل موضوح هو من كماوكتابة )read or write memory( قراءة
إنتل إقتباس موقع من:إقتباس
It uses some pins to transmit the physical memory address it wants to write or read, while other pins send the value to be written or receive the value being read. An Intel Core 2 QX6600 has 33 pins to transmit the physical memory address (so there are 233 choices of memory locations) and 64 pins to send or receive data (so data is transmitted in a 64-bit data path, or 8-byte chunks). This allows the CPU to physically address 64 gigabytes of memory (233 locations * 8 bytes) although most chipsets only handle up to 8 gigs of RAM.
فقط الرام أنها على الذاكرة إالى ننظر ما البرامج غالبا فكلقراءة من والعمليات
يطلبها التي والعمليات األوامر وكل خاللها من تتم وكتابةتتم البرسسور الرام من
خالل الشمالي من الجسر northbridge ) المازربورد حالة في هذافي )االنتل أما
المازربورد مباشرة amd حالة والرام تتم البرسسور بين .
تسمى هناك ولــــــــــكن ذاكرة عن يتم اتصال Physical memory
addresses تقوم الذاكرة األجهزة هذه بين اتصال بعمل
األم اللوحة على يسمى المختلفة اإلتصال هذا ) memory-mapped I/O(
يسمى ما بواسطة بينها التوصيل يتم التي Physical األجهزةmemory addresses هي :
video cardsPCI cards
BIOS
الشمالي )NORTHBRIDGE( الجسر
الداخليه الشمالي الجسر لمكونات تخطيطية صورة
تنظيم األم busses يتم اللوحة من في مجموعة عنطريقتهتم )controllers( المتحكمات صغير دوائر توجد أنه بوظائف كما
مثل وإلى معينه من الداتا نقل EIDE devices الهاردديسكعلىالمثال .سبيل
المتحكمات األجهزة عدد يختلفعلىحسبعدد األم اللوحة على والهاردوير
وظائفهذه معظم األم اللوحة على ببعضه ربطة المطلوبربطها تم المتحكمات
معا وتجميعها الشيبات ببعضها من زوجين هما في northbridge & southbridge
بين التوصيل قوي northbridge & southbridge ويتم توصيل بخطlink يسمى
الصورة توضح كما
والرام northbridge تقوم البرسسور بين الداتا تتابع في بالتحكم.والفيجا
كبير تبريد فوقها نجد درجة large heat sink ودوما لتخفيفمنلها الدخلية من الحرارة الحرارة درجة في اإلرتفاع هذا من وينتج
خاللها من تمر التى الداتا من الضخمة الكمية
الصورة الشيب توضح فيها تتحكم التى والمخارج األجهزة
AGP كـــــ مع I/O PORT يعتبر وبالمقارنة الشاشة لكارت ويستخدمفهو األخرين
من قريبجدا يكون أن يحتاج ألنة الشيب مع مباشرة . الرام متصل ونفسالشىء
على لل PCI Express ينطبق الجديد الحديثه AGP البديل البرد . في
فيها تتسبب التي المشهورة NORTHBRIDGE العيوب
التهنيج
الشيب مقدرة وعدم خاللها من الداتا تدفق كثرة بسبب يحدث وهذاالتعامل على
نتيجة الدوائر أ OPEN أو SHORT معها أحد في
لها . الداخلية
عن حرارة SHORT وينتج درجة في إرتفاع
بعض الشيب بها البفات و شورت المحيطه
تقتربمن تكاد قيم قرأت الصفر وتعطي إذا أما
واضح تلفالشيب صفر على أكيد دليل فهذا
عن حرارتها OPEN وينتج درجة يكون الشيب أن
بها التكهن الصعبة العيوب من وهذا يجب مما أكثر باردة أو .طبيعي
البرسسور عدم سخونة
أو نفسه الشيب فيه ويتسبب الشيب عيوب أحد عيبمن هذاتغذية موسفت
الشيب لتغذية المطلوبة القيم يإخراج يقوم . الشيبال
بشكل Voltage Regulator تلفموسفتات
تغير متكرر بعد الكنترولر حتى .
الرامات دائرة فصل
جدا ومشهور واضح عيب حتى وهذا رام تعطيعيب البردة تجد أندائرة سالمة مع
مرة من البيوسأكثر وشحن ( الرام في جدا بيت RZ مشهور جيجا و848(.
الشاشة ألوان من لون قطع نقصأو
في واضح كأشباح بهوت الصورة ظهور أو الشاشةالجنوبي South Bridge الجسر
الجنوبي اسم الجسر عليه يطلق ICH j لـــــــ إختصارا )I/O Controller Hub( .
واإلخراج اإلدخال أجهزة الجنوبيفي الجسر controlling I/O(يتحكمdevices( .
1- الساتا أو الداتا Parallel and SerialATA ports الهاردديسكسواء
-2 اسبي اليو USB portsبورت
المدمج -3 الصوت On-board audio كارت
المدمج -4 الشبكة On-board LAN كارت
البيسيأى -5 PCI bus فتحات
النبضات -6 )Real time clock )RTC مولد
البيوس 7- CMOS memory ذاكرة
On-board audio
وجود حالة يكون في فيه التحكم فإن بالبردة مدمج الصوت كارتالجسر عنطريق
إضافي )audio controller( الجنوبي إلىشيب يحتاج كي وبالتالييطلق ما غالبا يعمل
كودك عليه ) codec= coder/decoder( .
On-board LAN
إلى يعمل كي يحتاج بالبردة مدمج الشبكة كارت وجود حالة فيغالبا إضافي شب
عليه يطلق )phy= physical( ما
اللوحة على الشيبات أهم من بإثنين الجنوبي الجسر يتصل كذلكوهما األم
)bios( البيوس-1
بدورها )Super I/O chip ( الخادم-2 والتي
في .serial ports, parallel port and floppy disk drive تتحكم
تأثير أن الجنوبي ونجد اللوحة الجسر كفاءة في
تأثير من أقل الشمالي األم كما الجسر لكن
المثال وعلىسبيل به المتصلة األجهزة تأثيراتعلى له فإن ذكرناديسك اللوحة الهارد اللوحة مستقبل يعتبر أنه كما
المثال علىسبيل واإلخراج اإلدخال مداخل .وغيره usb حيث
فيها تتسبب التي southbridge العيوب
الصورة توضح كما
الشيبات في المشهورة البور أعطال إلى خاصة ati و sis باإلضافةبرد msi945 مع
سخونة طبيعيمع ور البردة قيام هو المشهورة العيوب ومن
الشيب في شديدة
فيه يتسبب ما أنه وغالبا العلم مع تغيرة ويتم التغذية موسفتقياس يعطي
علميا سليم لكن تيار نظريا مرور منع الموسفتعلى قدرة عدمالتسريب
للشيب الوصول من موديالت العكسي في عيبمشهور وهوقبل ما بيت الجيجا
خاصة 865إصدار rz
تلفالشيب كبيرة وعند بصورة حرارتها درجة ترتفع ما أو غالباشورت عنها ينتج
بها المحيطة البفات .على
من الخاص كذلك التغذية فيموسفت كبيرة سخونة أعطالها دالئل بها
النبضات مولد في كبيرة سخونة
Super I / O
Super I/O chipset does your system health check.
مثل Super I / O دائرة األسماء من كثير عليها ويطلق
واإلدخال اإلخراج دائرة الخادم السكرتير الجهد اشارة منظم حساسالحرارة للبردة العامة الصحة مؤشر
الكثير وغيرها
فيها يتحكم التي Super I / O األجهزة
ديسك الفلوبي ps/2 منفذ السيريال منفذ paralle port
في والتحكم البرسسور لفانة الواصل الفولت في يتحكم كذلكالدوران سرعة
اشارة في ايضا في فولت 3ز3يتحكم تتحكم بدورها والتي power on /off
ككل البردة حرارة درجة في يتحكم
في مثل 5يتحكم بعضالبرد في للمخارج الواصله فولت soltek 848 ايسي بجواره 8عنطريق رجل
تردد في pci يتحكم
بنل الفرونت في بالجهاز يتحكم الخاصة الليدات أدق بمعنى أو
LPC )Low Pin Count( Interface Hardware Monitor Controller Fan Speed Controller Flash-ROM Interface SmartGuardian Controller IEEE1284 Parallel Port Floppy Disk Controller Game Port 56 General Purpose I/O Pins » Input mode supports switch de-bounce » Output mode supports one set of programmable LED blinking
periods Watch Dog Timer » Times out the system, based on a user-programmable time-out
period » Time resolution 1 minute, maximum 255 minutes Dedicated Infrared pins » Compliant with IrDA 1.4 for VFIR Single 48MHz Clock Input Single 3.3V Power Supply 128-pin LPQF
clock generator
النبضات مولد دائرة
تزامن موجة بتوليد تقوم دائرة هذه )timming signal( هي وتقومعلى تعمل التي للدوائر تزامن يسمي ما بعمل النبضة أو الموجة
األخرى عن دائرة كل تردد الختالف نظرا .المازربورد
تعقيدا اكثر أو بسيطة مربعه موجة علىشكل االشارة هذه وتتولداألم اللوحة .علىحسب
هنا اضغط االشارة تلك عن التفاصيل من لمزيد
المربعه الموجة
التردد دائرة )clock generator( مكونات
الكوارتز من الكرستالة
النبضة توليد الخاصبعملية المذبذب بوظيفه تقوم التي وهيفي ويساعدها األوليه
من تتكون بسيطة دائرة وتسمى l;et ذلك lc وملفغالبا
التالي بالقانون منها الناتج التردد قيمة ويحسب
التكبير مرحلة في االشارة تدخل أيسي ثم الي ذلك وبعد clock generator
كل تردد في تتحكم التي االشارة وتوزيع بتكبير يقوم بدورة والذيمن
CPU FSB GPU RAM
بال يتصل النبضات مولد southchip لكي منتجا النبضات من نوعينهما الجهاز يعمل
system clock frequency reset signal
ويقوم الشيب النبضاتعنطريق مولد في البرسسور يتحكمعنطريق فيه .control signal bus بالتحكم
لألمر طبقا النظام التردد تغير النبضات مولد يريد عندما لذلكالمعالج من له الوارد
تنشيط بعمل ل يقوم rest signal مباشرة تقوم تصفير التي بعملللتردد لحظي
المعالج ارسلة ما يعادل الذي الجديد التردد وتوليد
للمزيد
:إقتباس
a chipset, connected to the CPU, wherein the CPU communicates with aperipheral of the computer main board through the chipset;
a clock generator, connected to the chipset, providing the chipset with asystem clock frequency for operating the computer main board, wherein theCPU controls the clock generator through the chipset, and the clockgenerator is controlled through a first control signal bus; and
a reset signal generator, connected to the chipset and controlled by theCPU through the chipset, which provides the chipset with a reset signal,wherein the reset signal generator is controlled through a second controlsignal bus, such that when the clock generator needs to change the systemclock frequency according to a command from the CPU, the reset signalgenerator activates the reset signal simultaneously for changing a clockfrequency of the peripheral from a current frequency to an intendedfrequency with respect to the svstem clock frequency where the intendedfrequency can be repeatedly reset until the intended frequency matches inratio to the system clock frequency and the reset signal remainsactivation until the system clock frequency is completely changed to a newsetting.
6. The circuit of claim 5, wherein the circuit further comprises a statuslatch for storing a status parameter set by the CPU as soon as the systemclock frequency is changed, wherein the set status parameter is retrievedby the chipset from the status latch to determine a ratio of the systemclock frequency to a clock frequency of the peripheral after the computermain board is restarted.
7. The circuit of claim 5, wherein the first control signal bus includes anI2 C bus.
8. The circuit of claim 7, wherein the second control signal bus includesan I2 C bus.
9. The circuit of claim 8, wherein the chipset comprises an I2 C businterface that is used by the CPU to control the clock generator and thereset signal generator.
10. A method for switching system clock of a computer main board, themethod comprising:
providing a CPU;
providing a clock generator, for generating a system clock frequency;
sending out a command from the CPU to the clock generator to change thesystem clock frequency;
sending out a reset signal from the clock generator as soon as the clockgenerator starts to change the system clock frequency wherein the resetsignal resets a clock frequency of a peripheral from a current frequencyto an intended frequency with respect to the system clock frequency wherethe intended frequency can be repeatedly reset until the intendedfrequency matches in ratio to the system clock frequency, and
canceling the reset signal by the clock generator as soon as the systemclock frequency is changed to a new setting.
11. The method of claim 10, wherein the method further comprises providinga status latch for storing a status parameter set by the CPU as soon asthe system clock frequency is changed, wherein the set status parameter isretrieved by the chipset from the status latch to determine a ratio of thesystem clock frequency to a clock frequency of the peripheral after thecomputer main board is restarted.
12. A method for switching system clock of a computer main board, themethod comprising:
providing a CPU;
providing a clock generator, for generating a system clock frequency;
sending out a command from the CPU to the clock generator to change thesystem clock frequency;
sending out a reset signal from a reset signal generator as soon as theclock generator starts to change the system clock frequency, wherein the
reset signal resets a clock frequency of a peripheral from a currentfrequency to an intended frequency with respect to the system clockfrequency where the intended frequency can be repeatedly reset until theintended frequency matches in ratio to the system clock frequency, and
canceling the reset signal from the reset signal generator as soon as thesystem clock frequency is changed to a new setting.
13. The method of claim 12, wherein the method further comprises providinga status latch for storing a status parameter set by the CPU as soon asthe system clock frequency is changed, wherein the set status parameter isretrieved by the chipset from the status latch to determine a ratio of thesystem clock frequency to a clock frequency of the peripheral after thecomputer main board is re
النبضات يتلفمولد يالحظعندما
الخارجي علىسطحة عالية سخونة
الشمالي الجسر على سخونة
لمبه إضاءة التستر clk عدم على